Mod - n 카운터
- 최초 등록일
- 2016.04.12
- 최종 저작일
- 2015.11
- 8페이지/ MS 워드
- 가격 1,000원
목차
1. 실험목표
2. 관련이론
3. 준 비 물
4. IC data sheet
5. 실험 방법(PSpice 시뮬레이션 결과 포함)
본문내용
1. 실험목표
- Flip-Flop을 이용하여 다양한 Mod – n 카운터(Counter)를 설계할 수 있다.
- 비동기 카운터와 동기 카운터의 차이를 이해하고 비동기 / 동기 카운터를 설계할 수 있다.
- 디코더와 7 – Segment Display를 이용하여 카운터의 출력을 표현할 수 있다.
2. 관련이론
- 동기 / 비동기 카운터
<비동기식 카운터(리플 카운터)>
- CLK 펄스에 모든 Flip Flop이 동기화도지 않으며 동작함
- 보통, 첫번째 (LSB) Flip Flop에만 CLK 펄스에 동기됨
<중 략>
1) 설계문제 Ⅰ : 0 ~ F를 7 – Segment에 1초마다 증가 값 출력
- JK Flip Flop을 이용하여 Mod – 16 Up 카운터를 설계한다. NE555의 1Hz를 설계하여 Mod – 16 클락으로 사용하고 Trailing Edge에서 출력 값이 변화하도록 회로를 구성한다. Mod – 16의 네 출력을 7447 디코더에 IC 칩과 7 – Segment Display에 연결하여 그 결과를 확인한다. 이 때 클락 주파수에 따라 0에서 F까지 변화하는 것을 확인한다.
- 실험 전 예비보고서 준비할 때 비동기 Mod – 16 카운터, Leading Edge 동기 Mod – 16 카운터 그리고 Trailing Edge 동기 Mod – 16 카운터 등의 특성과 내부 회로도를 확인하고 각 카운터들을 비교한다.
<중 략>
설계문제 Ⅰ : 0 ~ 9를 7 – Segment에 1초마다 증가 값 출력
- Mod – 10 Up 카운터를 설계한다. NE555으 1Hz를 설계하여 Mod – 10 클락으로 사용하고 Trailing Edge에서 출력값이 변화하도록 회로를 구성한다. Mod – 10의 네 출력을 7447 디코더에 IC 칩과 7-Segment Display에 연결하여 그 결과를 확인한다. 이 때 클락 주파수에 따라 0에서 9까지 변화하는 것을 확인한다.
참고 자료
없음