RLC CIRCUIT 결과보고서
- 최초 등록일
- 2015.03.09
- 최종 저작일
- 2014.03
- 18페이지/ MS 워드
- 가격 1,000원
목차
1. Introduction
2. Materials & Methods
3. Reference
본문내용
1. Introduction
1) Purpose of the Experiment
RLC 회로에 입력전압을 인가하였을 때 underdamping 및 over-damping되는 회로의 조건, 출력 신호의 식 및 파형을 구해본다. 또한 입력전압에 대한 출력전압의 비인 전달함수를 구하여 주어진 조건에 따라 전달함수의 주파수 크기 및 위상특성을 알아보고 Simulation을 해본다.
2) Essential Backgrounds for this Lab
- Capacitor
Capacitor에 흐르는 전류:
Capacitor에 걸리는 전압:
- Inductor
Inductor에 흐르는 전류:
Inductor에 걸리는 전압:
- 키르히호프의 전류법칙, 전압법칙
KCL: 임의의 마디에 흘러 들어가는 전류의 대수적 총합은 0이다. 임의의 마디로 흘러 들어가는 전류의 총합은 그 마디에서 흘러 나오는 전류의 총합과 같다.
KVL: 임의의 폐경로(루프)에 대한 전압의 대수적 총합은 0이다.
참고 자료
교안
전기전자회로실험(박건호, 박홍우 공저)
전기회로 교재(ENGINEERING CIRCUIT ANALYSIS 10E, J.DAVID IRWIN | ROBERT M. NELMS) CH8, 9