예비 CMOS회로의 전기적 특성
- 최초 등록일
- 2013.12.26
- 최종 저작일
- 2013.09
- 5페이지/ 한컴오피스
- 가격 1,500원
소개글
2013년도 2학기 논리회로 실험 입니다.
소스 참고 없이 직접 작성한 보고서 입니다.
특히 breadboard 결선도에 많은 공을 들였습니다.
2013-2학기 실험 반 전체 1등 보고서입니다.
목차
1. 실험목적
2. 실험이론
3. 실험부품
4. 실험과정 및 예상 결과
5. 회로 결선도
본문내용
1. 실험목적
- CMOS 회로의 전기적 특성 이해
2. 실험이론
Logic level
: 논리 조건(긍정 또는 부정)을 수치로 표시한 것으로 논리 대수에서는 긍정을 1, 부정을 0으로 한다. 전기 분야에서는 긍정을 일정값 V로, 부정을 0으로 하기도 하고 긍정을 V, 부정을 -V로 하기도 있다.
Noise margin
: 논리 회로의 동작을 방해하지 않는 외부 잡음의 허용 값으로 출력 전압이 입력 전압보다 여유가 있는 안정한 값으로 출력되는 것(noise margin만큼 잡음이 발생하여도 논리값에 영향을 주지 않는다).
Schmitt-trigger
: 불확실한(abnormal)영역의 전압값 때문에 디지털 회로가 정확하게 동작하는데 어려움이 있다. 때문에 이 영역을 확실한 전압값으로 변환하기 위해 필요한 것이 슈미트 트리거(Schmitt trigger) 이다.
참고 자료
없음