Pspice를 이용한 LPF 설계 보고서
- 최초 등록일
- 2013.10.13
- 최종 저작일
- 2011.06
- 4페이지/ 한컴오피스
- 가격 1,500원
목차
1. 설계 목적
2. 개발내용
3. 본 설계를 통해 배운 점
본문내용
1. 설계 목적
4KHz의 주신호와 16KHz의 잡음신호를 생성하여 혼합한 후, 잡음신호를 제거하는 여파기 회로
를 설계함
2. 개발내용
- 6차 LPF 설계
안녕하세요, 교수님.. 전자공 공부 하다 보니 PSPICE 많이 쓰게 되어서 책을 하나 샀는데 최신버전 CD가 있어서.. 이 버전으로는 6차가 되어서 6차로 설계 했습니다.
우선 4kHz의 교류입력(1V)를 5배로 증폭, 16kHz의 교류입력(1V)는 그대로 해서 둘을 합칩니다. 그러면 R4 앞에서는 최대 +- 5V의 찌그러진 그래프(네모달린 녹색)가 나옵니다. R5와 C1은 단순 저역통과필터의 역할을 하게 되는데, 이 필터는 최대주파수를 설정하는데 이용합니다. (고주파수가 지나가면 C1의 임피던스가 매우 낮아져서 접지로 바로 보냄). 버터워쓰 필터는 파형을 최대한 매끄럽게 하기 위해 사용하는데, R4와 C2의 시정수가 R5와 C1의 시정수의 두 배가 될 때 가장 매끄럽습니다.
참고 자료
없음