디지털공학 bcd to ex3 code
- 최초 등록일
- 2013.06.15
- 최종 저작일
- 2012.06
- 12페이지/ 한컴오피스
- 가격 1,000원
목차
1. Specification
2. Formulation
3. 2 level optimization
4. multilevel optimization
5. technology mapping
6. verification
7. verilog HDL
8. DE2 Board 의 FPGA 에 program
9. 출력 사진
본문내용
1. Specification
BCD code는 0~9까지의 10진수를 4bit의 2진수로 표현한 code이다. Excess-3 code는 각각의 BCD code에 3씩 더한 값으로 이루어진 code이다. 즉, 3~12까지의 10진수 값을 4bit의 2진수로 표현한 값이다.
Excess-3 to BCD는 Excess-3 coed에서 3을 빼서 BCD code로 만드는 것이다. Excess-3 code는 A, B, C, D의 4개의 bit로 BCD code는 W, X, Y, Z의 4개의 bit로 표시하기로 한다.
<중 략>
5. technology mapping : gate input cost 계산
implementation with NAND gates.
multilevel optimization 회로도
and 게이트를 nand 게이트로 바꾼 회로도
다음으로 or 게이트를 nand 게이트로 바꾼 회로도
겹치는 not 게이트를 제거한 최종 technology mapping 회로도
technology mapping 회로도를 정확히 그렸는지 확인하기 위해 시뮬레이션을 해보았고 vector waveform을 통한 결과를 확인해 보았다.
참고 자료
없음