• 파일시티 이벤트
  • LF몰 이벤트
  • 캠퍼스북
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

[시스템 구조] 메모리 시스템

*현*
최초 등록일
2002.12.08
최종 저작일
2002.12
5페이지/한글파일 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

짧게 요약해 놓았습니다.
작게나마 도움이 되길 바래요

목차

1.메모리 시스템이 추구하는 성능 목표
2.메모리 소자의 연결 방법
3.DRAM의 구조와 동작
4.참조의 지역적 특성
5.계층적 메모리 구조의 필요성과 동작 원리
6.캐쉬 메모리의 필요성과 구조
7.캐쉬의 매핑 방법
8.캐쉬의 관리 제어 - 제거, 쓰기 정책
9.인터리빙 구조
10.가상 메모리의 개념과 필요성
11.캐쉬와 가상 메모리의 혼합 구조의 동작
12.프로그램 수행시의 메모리 구조
13.디스크의 구조, 주소 지정 및 저장 용량

본문내용

<메모리 시스템이 추구하는 성능 목표>
- 메모리 접근 및 대역폭에 의한 지연이 없도록, 접근 시간은 0이고 대역폭과 저장 용량은 무한대이며 비용이 전혀 필요치 않은 메모리. 하지만, 그러한 메모리 시스템은 존재할 수 없고, 단순히 빠른 소자 또는 많은 소자의 사용이 아닌 개선된 메모리 구조의 설계가 요구.

<메모리 소자의 연결 방법>
- 메모리 소자에는 주소선이 있어, 원하는 정보가 저장된 장소에 해당하는 주소의 이진수 값을 그 주소선에 실어 보내 저장 장소를 지정한다. 저장된 주소로부터 CUP는 그 프로세서에서 정의도니 워드 크기의 정보를 자료선을 통해 읽거나 쓴다. 메모리에는 저장과 참조의 두가지 연산이 가능하크로 이를 구별하기 위한 제어신호가 필요하다.실제 메모리는 여러 개의 소자로 구성도며, 각 소자에는 여러 소자중에서 그 소자를 선택하기 위한 칩 선택선이 있다. 칩 선택선은 그 소자에 부여된 저장 주소에 적합하도록 주소선들을 이용하여 연결된다.

<DRAM의 구조와 동작>
- DRAM 의 기본구조
메모리는 1개의 트랜지스터와 콘덴서로 구성되는 1비트 셀들의 2차원 배열 구조를 갖는다. 따라서 DRAM의 주소는 전체 주소의 크기를 두 부분으로 나누어, 저장 셀 배열의 열의 위 치를 나타내는 열 주소와 열 내의 해당 행의 위치를 나타내는 행주소로 분류한다.
제어 신호와 주소 입력이 관계 및 메모리 접근 시간의 관계는 콘덴서에 저장된 전기는 시간 이 흐름에 따라 서서히 방전되므로 주기적으로 자료를 다시 복수 시켜야 하며 이를 리프레 쉬라 한다. 별도의 외부회로가 DRAM의 리프레쉬르 담당한다.

참고 자료

없음
*현*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
[시스템 구조] 메모리 시스템
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업