• 캠퍼스북
  • LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

digital logic circuits term project

digodigodi
개인인증판매자스토어
최초 등록일
2012.08.31
최종 저작일
2008.12
8페이지/한글파일 한컴오피스
가격 2,000원 할인쿠폰받기
다운로드
장바구니

소개글

판매자 본인이 직접 제출한 보고서입니다.보고서 점수 A+ 받았던 자료입니다.사진 및 그림 포함되어 있으며, 참고문헌 명시되어 있습니다.*다른 자료에 비해 가격이 비싸니 필요하신 분만 구매해주세요*정해진 순서하에 6개의 숫자를 이진법에 의해서 반복되는 회로를 만들어 문제해결을 합니다Page2 확인하면 문제가 나와있습니다.

목차

없음

본문내용

Design an up/down synchronous binary counter to produce the following sequence shown in the state diagram. Use J-K flip-flops. The operating frequency of the counter is 1㎒ (fclk=1㎒), however system input clock you can have is only 8㎒. Therefore, you need to design a frequency divider that generates a 1㎒ clock input of the synchronous counter.

<중 략>

Step 6:Counter Implementation

주어진 문제에서 오직 8㎒의 input clock만 주어져 있고, the operating frequency of the count는 1㎒이므로 8㎒를 1㎒로 바꿔주는 frequency division이 필요하다. 세 개의 J-K flip-flop을 쓰면 의 frequency를 얻을 수 있다.
회로를 디자인 할 때, logic works 4.0이라는 프로그램을 사용하였다.

참고 자료

없음
digodigodi
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
digital logic circuits term project
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업