전자회로실험-소신호 공통 에미터 증폭기
- 최초 등록일
- 2012.06.20
- 최종 저작일
- 2012.04
- 6페이지/ 한컴오피스
- 가격 1,000원
소개글
실험목표: 소신호 공통 에미터 증폭기의 직류 등가회로 및 교류 등가회로에 대한 개념을 이해하고 바이패스 캐패시터, 에미터 저항 및 부하저항이 증폭기의 전압이득에 미치는 영향을 실험을 통해 확인한다.
목차
없음
본문내용
소신호 공통 에미터 증폭기
실험목표: 소신호 공통 에미터 증폭기의 직류 등가회로 및 교류 등가회로에 대한 개념을 이해하고 바이패스 캐패시터, 에미터 저항 및 부하저항이 증폭기의 전압이득에 미치는 영향을 실험을 통해 확인한다.
1.실험 준비물:
트랜지스터2N3904, 저항 (10kΩ 2개,4.7kΩ,330Ω,1kΩ), 캐패시터 (1μF 2개,47μF), 오실로스코프, 전원공급기, 멀티미터
2.실험 결과
표7-1 공통 에미터 증폭기의 직류해석
측정량
측정값
이론값
Vb(V)
4V
Vb=R1/(R1+R2)*Vcc =
4.7/(10+4.7)*12
Ve(V)
0.5V
Re*Ie=330*6.02mA=1.99V
Vc(V)
11V
12-Ie*Rc=12-6.02m*1k
=5.98V
Vce(V)
10.5V
Vc-Ve=5.98-1.99=3.98
Ie≒Ic (mA)
6mA
6.02mA
그림 7-7 공통 에미터 증폭기의 입출력파형
참고 자료
없음