실험_11_공통_이미터_회로에서의_전류이득
- 최초 등록일
- 2011.10.24
- 최종 저작일
- 2010.03
- 4페이지/ 한컴오피스
- 가격 1,000원
소개글
공통 이미터 회로에서의_전류이득
목차
없음
본문내용
공통 이미터 회로에서의 전류이득
1)실험목적
- IB의 변화가 IC에 미치는 효과를 측정한다.
- 베타(β)를 결정한다.
2)기초이론
트랜지스터 회로구성
트랜지스터 증폭기는 [이미터 접지 또는 공통] ,[베이스 접지 또는 공통],[컬렉터 접지 또는 공통] 과 같이 세가지 방식으로 접촉된다.
그림에 각각 그 회로들을 나타내었다. 이들 회로의 각각은 앞으로 많이 사용하게 되며, 독특한 특성을 가지고 있다.
이미터 접지회로: 가장 자주 사용되는데 이미터 접지회로가 전압,전류 그리고 전력이득을 모두 만들어내기 때문이다. 각 회로에서 신호전압은 입력에 걸리고 처리된 신호는 출력으로부터 나온다. 공통 이미터 회로의 경우에 입력신호는 베이스와 이미터 사이에 걸리고 출력신호는 컬렉터와 이미터 사이에서 나온다.
공통 이미터란 이름은 이미터가 입력회로와 출력회로에 공통이라는 사실에서 유래한다.
공통 컬렉터 회로: 컬렉터는 컬렉터 회로를 역방향 바이어스하기 위해 어떤 DC전압 가 필요하다.가 내부저항이 없는 이상적인 축전지라고 가정하면 컬렉터 회로의 임피던스는 0이다. 신호전압이 0이면 컬렉터에 신호전압이 나타나지 않는다.
컬렉터는 이제 입력과 출력신호에 대하여 공통 기준전위로써 작용한다. 컬렉터가 입력과 출력 양쪽에 대하여 공통이기 때문에 회로는 공통 컬렉터 또는 컬렉터 접지라고 불리운다.
참고 자료
없음