실험6결과.Shift.Register&Counter
- 최초 등록일
- 2011.06.27
- 최종 저작일
- 2009.04
- 7페이지/ MS 워드
- 가격 1,000원
소개글
논리회로 실험 보고서 입니다. 깔끔하고 상세하게 잘 설명해놓았구요 pspice결과도 다 첨부했습니다. A+확신합니다.
목차
없음
본문내용
1. 실험 결과
Shift Register
Parallel In/Serial Out
회로 1 . 6-bit Shift-right Register
그림 1 . 출력 파형
Shift
Pulse IC1 IC2 IC3 Pin 15 Pin 11 Pin 15 Pin 11 Pin 15 Pin 11 0 +5 +5 0 0 0 0 1 0 +5 +5 0 0 0 2 0 0 +5 +5 0 0 3 0 0 0 +5 +5 0 4 0 0 0 0 +5 +5 5 0 0 0 0 0 +5 6 0 0 0 0 0 0 표 1 . 6-bit Shift-right Register
- 이 실험은 J-K F/F을 이용한 Shift-right Register의 회로를 실제로 만들어보고 결과를 확인해보는 실험이었다. 먼저 첫번째 F/F과 두번째 F/F을 Preset 시키면 1의 값을 가지게 된다. 이 때 클럭을 넣어주면 클럭이 0일 때는 값을 유지하고 있다가 1이 되면 J-K F/F의 특성에 따라 Q값이 1인 F/F은 다음 F/F의 Q값을 1로 만들어주고, Q값이 0인 F/F은 다음 F/F의 Q값을 0으로 만들어준다. 그런데 첫번째 단락의 입력으로 있는 Serial 단자에서는 계속 0을 넣어주고 있기 때문에 첫번째 F/F은 첫 펄스때만 1의 Q값을 가지고 나머지 펄스에서는 모두 0의 Q값을 가지게 된다. 결국 처음의 High 신호 2개가 오른쪽으로 Shift하는 것을 볼 수 있다.
- 곱셈이나 나눗셈 연산에서 Shift역할을 하여 이진수에서 2를 곱하거나 나누는 효과를 가지기 때문에 Shift Register는 중요하다.
Serial In/Parallel Out
그림 2 . 출력 파형
참고 자료
없음