[디지털회로실험] 시프트 레지스터
- 최초 등록일
- 2002.06.10
- 최종 저작일
- 2002.06
- 6페이지/ 한컴오피스
- 가격 1,000원
소개글
그림은 직접 오알캐드로 그린것입니다.
목차
[1] 목적
[2] 사용기구
[3] 이론
(1) 시프트 레지스터
(2) 링 카운터(Ring Counters)
(3) 존슨 카운터 (Johnson counter)
(4) PRBS (Pseudo-Random Binary Sequence) 발생기
[4] 회로도
[5] 절차
본문내용
[1] 목적
시프트 레지스터의 기본원리를 이해한다.
각종 시프트 레지스터의 구성방법과 요도를 파악한다.
플립플롭의 응용능력을 향상시킨다.
링카운터, 존슨 카운터, PRBS발생기 등을 구성하고 각각 동작 특성을 확인한다.
[2] 사용기구
디지털 실험장치
D 플립플롭 7474 (2개)
XOR 게이트 7486
8비트 Serial-In,Parallel-Out 시프트 레지스터 74164
4비트 만능 시프트 레지스터 74194
[3] 이론
(1) 시프트 레지스터
시프트레지스터는 잠정적인 테이터 저장능력을 갖고 있는 일련의 연결된 플립플롭들로서 클럭펄스가 들어올 때마다 저장된 데이터들이 좌우로 이동하도록 되어 있다.
시프트레지스터는 데이터 입력을 넣어주는 방법에 따라 Serial-In 과 Parallel-In으로 나누고 데이터 출력을 취하는 방법에 따라 Serial-Out, Parallel-Out으로 나눈다. 즉 그림에서 (a)는 데이터를 직렬로 넣어주고 직렬로 출력하였으므로 Serial-In, Serial-Out 시프트 레지스터가 된다. 그 밖에도 Parallel-In, Serial-Out 시프트레지스터가 되고 (b)는 테이타를 직렬로 넣어주고 출력을 병렬로 취했으므로 Serial-In, Parallel-Out 시프트레지스터가 있다.
참고 자료
없음