[컴퓨터공학(어셈블리어)] 어셈블리어 2장
- 최초 등록일
- 2002.06.08
- 최종 저작일
- 2002.06
- 20페이지/ 한컴오피스
- 가격 1,000원
소개글
[Prentice Hall]의 [어셈블리어,assembly language for intel based computer] 2장 요약입니다.
목차
2.1 16-BIT INTEL PROCESSOR ARCHITECTURE
2.1.1 Central Processing Unit
2.1.2 Registers
2.1.3 Status and Control Registers
2.1.4 Flags
2.1.5 Instruction Execution Cycle
2.1.6 Intel Microprocessor Family
2.2 32-BIT INTEL PROCESSOR ARCHITECTURE
2.2.1 Improved Execution Cycle
2.2.2 32-bit Register Set
2.3 OPERATING SYSTEM AND MEMORY
2.3.1 History of PC Memory Usage
2.3.2. Memory Architecture
2.3.3 System Startup Procedure
2.3.4 Video Display
2.3.5 Serial Communications Ports
2.3.6 Read-Only Memory (ROM)
2.3.7 Absolute Address Calculation
2.4 COMPONENTS OF A MICROCOMPUTER
2.4.1 Internal Components
2.4.2 Motherboard Design
2.4.3 Bus Architecture
2.4.4 Video Adapter
2.4.5 Memory (RAM)
2.4.6 Video RAM
2.4.7 Secondary Storage Devices
본문내용
2.1 16-BIT INTEL PROCESSOR ARCHITECTURE
● 인텔 계열 프로세서는 매우 다양한 성능의 군으로 이루어져 있음.
- 첫 번째 절: 8086/8088, 80286 ⇒ 16비트 구조
- 두 번째 절: i386, i486, Pentium ⇒ 32비트 구조
2.1.1 Central Processing Unit
● CPU의 동작 단계: fetch, decode, execute
- 다음 instruction을 패치(fetch)
· instruction을 queue라 불리는 일시 보존용 공간에 위치시킴
· program counter를 갱신
- instruction을 디코드
· address(주소) 번역을 수행
· memory로부터 operand들을 패치
- instruction을 실행
· 필요한 연산 수행
· memory 또는 register들에 결과를 저장
· CPU의 status flag들을 설정
참고 자료
없음