Quartus
- 최초 등록일
- 2010.06.18
- 최종 저작일
- 2009.09
- 1페이지/ 한컴오피스
- 가격 1,000원
소개글
Quartus를 이용한 회로 설계에 대한 예비보고서
목차
1. QuartusⅡ
1. VHDL
1. AHDL
1. Verilog HDL
본문내용
1. QuartusⅡ
ALTERA사는 논리 회로의 설계와 시뮬레이션 기능을 지닌, 소프트웨어군 QuartusⅡ를 제공한다. QuartusⅡ는 하드웨어 기술 언어 설계의 분석과 합성, 시뮬레이션, 그리고 다운로드를 지원하는 프로그램이다. 이 QuartusⅡ는 개발자가 설계를 컴파일하여 타이밍 분석을 수행하며 RTL다이어그램을 검사하고 프로그래머로 대상소자에 설정하는 것을 가능하게 한다. 디지털 회로의 설계는 다양한 방법으로 진행할 수 있으나 주로 HDL(Gardware Description Language)을 사용한다. 그리고 HDL로서는 VHDL과 Verilog HDL이 대표적으로 사용되며, Veilog HDL은 특히 기업체에서 많이 사용된다.
QuartusⅡ의 간단한 사용법을 뒤에 첨부하였다.
2. VHDL
VHDL(VHSIC Hardware Description Language)은 디지털 회로 설계의 자동화에 사용하는 하드웨어 기술 언어이다. VHDL은 원래 미국 국방부에서 주문형 집적회로(ASIC)의 문서화에 사용하기 위해 만든 언어였다. 즉, 복잡한 매뉴얼로 회로의 동작 내용을 설명하는 대신, 회로의 동작 내용을 문서화하여 설명하기 위해 개발되었다. 그러나 이런 문서를 회로 디자인 과정에서 시뮬레이션에 사용하게 되었고, VHDL 파일을 읽어서 논리 합성을 한 다음 실제 회로 형태를 출력하는 기능을 덧붙이게 되었다. 오늘날에는 디지털 회로의 설계, 검증, 구현 등의 모든 용도로 사용하고 있다.
참고 자료
없음