• LF몰 이벤트
  • 캠퍼스북
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

공통-베이스 증폭기

*민*
개인인증판매자스토어
최초 등록일
2010.04.05
최종 저작일
2009.05
24페이지/파워포인트파일 MS 파워포인트
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

이론적배경
공통 베이스 증폭기 구성을 그림 11.1에 나타냈다. 여기서 베이스는
접지 되어 있고, 입력 신호 전원은 이미터에 결합되어 있으며, 부하는 컬
렉터에 결합되어 잇다. 따라서, 공통 베이스 증폭기는 이미터와 베이
스의 사이의 입력 포트와 컬렉터와 베이스 사이의 출력 포트를 갖는 2-
포트 회로망으로 간주될 수 있다. 신호 접지에 있는 베이스 단자가 입력
포트와 출력 포트 모두에서 공통으로 사용된다는 사실로부터, 우리는 이
구성을 공통-베이스 또는 접지된-베이스 증폭기라고 부른다.
이론적배경
1. 직류 해석
- 직류 해석을 하기 위해 그림 11.1의 회로에서 커패시터들을 개방 회로
로 대체하면, 앞 시간에 배운 그림B(10.2)와 동일한 회로가 얻어질 것이
다. 따라서 직류 베이스 전류 IB, 컬렉터 전류 IC, 그리고 이미터 전류 IE
는 각각 다음 식과 같다.
이론적배경
2. 소신호 해석
- 그림 11.1의 회로에서, 모든 직류 전원들을 제거하고 모든 커패시터

목차

-실험목적
-이론적배경
-실험준비물
-실험과정
-Pspice 실험결과

본문내용

공통 베이스 증폭기 구성을 그림 11.1에 나타냈다. 여기서 베이스는
접지 되어 있고, 입력 신호 전원은 이미터에 결합되어 있으며, 부하는 컬
렉터에 결합되어 잇다. 따라서, 공통 베이스 증폭기는 이미터와 베이
스의 사이의 입력 포트와 컬렉터와 베이스 사이의 출력 포트를 갖는 2-
포트 회로망으로 간주될 수 있다. 신호 접지에 있는 베이스 단자가 입력
포트와 출력 포트 모두에서 공통으로 사용된다는 사실로부터, 우리는 이
구성을 공통-베이스 또는 접지된-베이스 증폭기라고 부른다.
이론적배경
1. 직류 해석
- 직류 해석을 하기 위해 그림 11.1의 회로에서 커패시터들을 개방 회로
로 대체하면, 앞 시간에 배운 그림B(10.2)와 동일한 회로가 얻어질 것이
다. 따라서 직류 베이스 전류 IB, 컬렉터 전류 IC, 그리고 이미터 전류 IE
는 각각 다음 식과 같다.
이론적배경
2. 소신호 해석
- 그림 11.1의 회로에서, 모든 직류 전원들을 제거하고 모든 커패시터
들을 단락 회로로 대체하면, 그림 11.2의 회로가 얻어질 것이다. 그림
11.2의 회로에서 트랜지스터를 그것의 소신호 모델(T 모델)로 대체함
으로써, 그림 11.3의 소신호 등가 회로를 얻을 수 있다.
이론적배경
그림 11.3의 회로에서 우리는 입력 단자(Y 단자)와 접지 사이에 두 개의 병렬 저
항, 즉 RE와 re가 있다는 것을 알 수 있다. 따라서 Ri=R2//re이다. 대개의 경우,
RE>>re이므로, 이다. Re가 매우 작기 때문에 우리는 공통-베이스 회로의
입력 저항이 낮다는 것을 알 수 있다. 출력 전압 Vo는 다음과 같이 구할 수 있다.
ie는 회로의 입력 쪽에서



실험과정
4) 출력 저항 Ro를 측정하기 위해, 입력 신호 전원 Vs를 제거하고 Rs
를 접지로 연결하여라. 또한, RL을 제거하고 테스트 전압 전원Vt =
0.1sin2 1000t V를 출력 단자인 Z단자에 인가하라. (그림 11.5를
참고하라.) 테스트 전압 전원으로부터 유출되는 전류 it를 측정하라.
즉, Vt와 C3사이에 교류 전류계의 표시값을 읽어라. 여기서 읽은 전
류값은 rms값이므로, 이를 피크값으로 고쳐라. it의 피크값과 Vt의
피크값을 이용해 출력 저항(Ro=Vt의 피크값/it의 피크값)을 구하라.
시뮬레이션
Pspice 실험 결과
1.실험 5.1에서 제시되었던 회로를 PSPICE로 시뮬레이션한 결과는, 실험 9의 시뮬레이션 결과를

참고 자료

없음
*민*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 워드파일 BJT 공통 베이스 증폭기 결과레포트 6페이지
    전자회로실험1 결과레포트 실험제목 BJT 공통 베이스 증폭기 학 과 학 번 ... 공통 베이스 증폭기 실험 회로 = 32.93kΩ =9.98kΩ, =297kΩ ... 고찰 본 실험에서는 BJT 공통 베이스 증폭기의 기본 이론을 이해하고 실험을
  • 워드파일 전자회로실험18장. 공통베이스 및 이미터 폴로어(공통 컬렉터)트랜지스터 증폭기 결과보고서 11페이지
    실험이론 공통 베이스(Common-base, CB)트랜지스터 증폭기 회로는 ... 공통 베이스 입력 임피던스 그림 18.1 공통 베이스 증폭기 회로의 교류 ... : 실험목적 공통 베이스 및 이미터 폴로어(공통 컬렉터) 증폭기의 직류와
  • 한글파일 [전자회로실험] BJT 공통 베이스 증폭기 11페이지
    이때 공통 베이스 증폭기 회로의 입력-출력 전압의 크기를 [표 8-4]에 ... / 저항 / 커패시터 3 배경 이론 공통 베이스 증폭기는 [그림 8-1과 ... 공통 베이스 증폭기의 전압 이득은 [그림 8-2]과 같이 소신호 등가회로를
  • 한글파일 [전자회로실험] 이미터 팔로워와 공통 베이스 증폭기 예비보고사항 7페이지
    베이스 증폭기 회로의 전압이득 Trace Color Trace Name ... 베이스 증폭기 회로의 전압 이득, 입력 임피던스 및 출력 임피던스를 계산으로 ... 전달 특성 곡선을 PSpice를 이용해서 그리시오 (3) 실험회로 2의 공통
  • 한글파일 전기전자공학기초실험-차동 증폭기 회로 5페이지
    베이스를 모두 공통으로 접지시키고 콜렉터 사이의 전압을 측정하여 기록한다. ... BJT 차동 증폭기의 교류값 Q4) 공통 전압이득을 표 16-2에 기록한다 ... AV = -RC/2re가 되고 두입력에 공통인 신호에 대한 이득의 크기는
더보기
최근 본 자료더보기
탑툰 이벤트
공통-베이스 증폭기
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업