실험2. 전류-전압 변환회로(결과)
- 최초 등록일
- 2009.12.05
- 최종 저작일
- 2009.04
- 7페이지/ 한컴오피스
- 가격 2,000원
소개글
1. 실험 목적
- 전압-전류 변환기, 전류-전압 변환기, 전류 증폭기에 대해 알아본다.
목차
1. 실험 목적
2. 실험기구
3. 실험 내용과 방법, 결과
3.1 전압-전류 변환기
3.2 전류-전압 변환기
3.3 전류 증폭기
본문내용
1. 실험 목적
- 전압-전류 변환기, 전류-전압 변환기, 전류 증폭기에 대해 알아본다.
2. 실험기구
- ±15V 전원
- VOM - 2대
- 저항 : 1kΩ, 10kΩ - 각 2개
- 가변 저항 : 1kΩ
- OP-AMP : 741C
3. 실험 내용과 방법, 결과
3.1 전압-전류 변환기
3.1.1 회로 구성 : 입력전압이 1V가 되도록 가변저항 조정
3.1.2 입력전압을 변화시키며 출력전류를 측정
출력 결과를 살펴보면 출력전류는 입력전압의 약 수치임을 알 수 있다. 이는 전압-전류 변환기의 관계식 에서 볼 때, 저항 R 값이 1kΩ 이기 때문이다. 그러므로 이 회로의 transconductance gain 은 0.001이 된다. 하지만 여기서 출력전류들이 입력전압의 정확히 로 나오는게 아니라 약간 다른 값이 나타나는 것을 확인할 수 있는데, 이는 저항 제조공정상의 오차로 사용한 저항이 ±5% 오차를 가지고 있음을 감안하면 허용될 수 있다. 또 트랜지스터의 동작 상태가 ideal 한 상태가 아니기 때문에 실험값이 이론값과 차이가 날 수 있다. 전체적으로 아주 약간의 오차가 발생했지만 성공적인 실험이었다.
참고 자료
없음