• 파일시티 이벤트
  • LF몰 이벤트
  • 캠퍼스북
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

44장 예비레포트 2진 가산과 전가산기

*태*
최초 등록일
2009.11.29
최종 저작일
2009.11
8페이지/한글파일 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

A+ 자료입니다

목차

실험 목적
[실험 장비 및 재료]
[기초이론]
(1)2진 가산기
(1) 반 가산기(half adder)
(2) 전 가산기(full adder)
(3) 2진 리플캐리 가산기(ripple carry adder)
4. 실험 방법
[실험과정]

본문내용

실험 목적

1. 2진 가산의 법칙을 배운다.
2. 10진수의 2진 변환과 2진수의 10진수 변환을 이해한다.
3. 배타적-OR(Exclusice-OR) 게이트의 특성을 이해한다.
4. IC 논리블록을 사용하여 전가산기를 구성한다.


[실험 장비 및 재료]

 전원 공급 : 가변 직류 저전압 장비 : 디지털멀티미터 저항 : 1000Ω , 10,000Ω 1/2W 각 2개
 IC : 7408, 7432, 7486 각 1개
 기타 : SPDT 토글스위치 스위치 3개, 적색 LED 및 녹색 LED 각 1개

[기초이론]

(1)2진 가산기
산술회로는 2진수나 2진 코드화된 10진수로 더하기, 빼기, 곱하기, 나누기 같은 산술기능을 수행하는 조합회로이다. 우리는 계층적 설계를 통해 산술회로를 개발할 것이다. 2개의 2진수 덧셈을 수행하는 회로를 찾아내어 가장 낮은 단계부터 시작 할 것이다. 이 간단한 덧셈은 4개의 가능한 기본연산인 0+0=0, 0+1=1, 1+0=1, 1+1=10으로 구성된다. 앞의 3개 연산은 한 비트로 표현가능한 합을 만들지만, 피가수(augend)와 가수(addend)가 모두 1일 때는 합을 표현하기 위해 2비트가 필요하다. 이러한 경우 때문에 결과는 항상 2비트, 캐리와 합으로 표현된다. 두 비트를 더해서 얻어진 캐리는 높은 차수의 비트에 더해진다. 두 비트의 합을 수행하는 조합회로를 반가산기라고 하며, 세 비트의 합을 수행하는 회로를 전가산기라고 한다. 반가산기 2개로 전가산기의 기능을 수행할 수 있다. 반가산기와 전가산기는 다른 산술회로를 설계하는 데 기본이 되는 산술블록이다.

참고 자료

없음
*태*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

최근 본 자료더보기
탑툰 이벤트
44장 예비레포트 2진 가산과 전가산기
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업