전가산기와 전감산기 실험8.hwp
- 최초 등록일
- 2009.04.30
- 최종 저작일
- 2009.04
- 10페이지/ 한컴오피스
- 가격 1,000원
소개글
전가산기와 전감산기 실험8.hwp
목차
1. 실험 목적
2. 기본 이론
3. 사용기기 및 부품
4. 실험과정
5. 실험 고찰
6. 필요한 결과
본문내용
1. 실험 목적
전가산과 전감산의 산술연산을 실행하는 회로의 설계법에 대해 공부한다.
2. 기본 이론
전가산기와 전감산기는 3비트를 더하거나 뺄 수 있는 논리 블록이다. 이들 논리 블록은 가산과 감산을 위한 논리식에 따라 직접 실행할 수 있지만, 이것이 이들 연산을 실행하는 최선의 방법은 아니다. 합 S와 차 D의 논리식은 기본적으로 부울대수를 이용하여 간소화 할 수는 없으나, 변형할 수는 있다. 이것을 실행하기 위한 한 방법은 같은 EOR회로를 이용하여 합 와 차 로 표시된다. 자리올림 와 자리내림 의 논리식은 서로 다르지만 카르노 맵에 의하여 간소화 할 수 있다. S와 의 완전한 가산은 두 개의 반가산기로 수행할 수 있고, D와 의 완전한 뺄셈은 두 개의 반감산기로 수행할 수 있다. 와 에 대한 논리 블록이 서로 다르기 때문에 다중 비트의 뺄셈은 산술 연산에 필요한 논리 블록의 수를 줄이기 위하여 보수(complement)덧셈으로 보통 수행한다.
3. 사용기기 및 부품
FPGA
Max+plus II program
4. 실험과정
각 실험에 대해 제시된 회로를 Altera MAX_ plus program을 이용하여 구현하고, FPGA를 이용하여 지정된 곳의 단자전압을 측정하고, 그 값을 토대로 표를 완성하시오.
1. 전가산기의 합과 전감산기의 차
X + Y + Ci 의 합 : S
X - Y - Bi 의 차 : D
참고 자료
없음