[실험]RC시정수
- 최초 등록일
- 2001.10.09
- 최종 저작일
- 2001.10
- 3페이지/ 한컴오피스
- 가격 1,000원
목차
시정수란?
실험목적
이론
실험방법
본문내용
⊙ 시정수란 인가전압의 63.2%까지 캐패시터를 충전하는데 필요한 시간을 말한다
⊙ 실험목적
1.저항을 통하여 캐패시터가 충전되는 시간을 실험적으로 결정한다.
2.저항을 통하여 캐패시터가 방전되는 시간을 실험적으로 결정한다.
⊙ 이론
1.캐패시터의 전하 Q 는 캐패시턴스 C와 인가전압 V의 곱인
Q= C * V 로 표시된다.
2.인가전압의 63.2%까지 패캐시터를 충전하는데 필요한 시간을 시정수라 한다. 3.RC회로에서 충전시 시정수는 t=R*C 이다.
4.캐패시터가 충전되는 동안 RC회로에서 전류를흐르게 하는 전압는
인가전압과 캐패시터에 걸린 전압의 차이다
5.인가전압의 99%까지 충전하기 위해서 시정수의 5배인 시간이 필요.
실제로 5배의 시정수에서 완전충전되었다고 간주한다.
6.RC회로에서 방전시 시정수는 t=R*C이다.
7.방전시 시정수동안 63.2%가 방전된다.
8.시정수의 배수마다 남아있는 전하의 63.2%가 연속해서 방전한다.
9.시정수의 5배에서 캐패시터는 완전히 방전한다,
10.시정수는 시간의 절대값이 아닌 상대값이다.
참고 자료
없음