JFET 직류 특성 (결과레포트)
- 최초 등록일
- 2009.04.09
- 최종 저작일
- 2008.06
- 4페이지/ 한컴오피스
- 가격 1,000원
소개글
전자통신 기초실험 으로
전자전기 공학부에서
다루는 실험 내용 입니다.
이 레포트는 결과 레포트로
실험에 대한 결과값과
A4 한페이지 분량의 고찰로 이루어진 레포트 입니다.
목차
없음
본문내용
◎ 고 찰
이번 실험은 접합FET, 즉 JFET의 직류 특성을 조사하는 실험이었다. 우선 기본적으로 실험에 쓰인 JFET은 10이하에서 쓰이는 높은 입력 임피던스의 전압제어 소자이며 P채널을 사용하였다.
첫 번째 실험은 회로 시험기를 이용하여 JFET의 각 단자 사이의 접합 저항값을 구하는 것인데 이 실험은 예전 트랜지스터의 직류 특성실험에서 베이스 에미터 콜렉터 각 단자 사이의 저항값을 구하는 것과 유사하였다. 그 때와 마찬가지로 순방향일때는 보다 낮은 범위, 역방향일때는 보다 높은 범위에 놓고 측정할 수 있는데 실험에 쓰인 장비는 범위를 자동으로 맞춰주기 때문에 그냥 실험할 수 있었다. 드레인과 게이트, 소스와 게이트 사이의 저항값은 순방향 역방향 모두 매우 큰 값이 나왔다. 수치상으로는 수십 이라는 값이 나왔는데 값의 변화가 매우 크고 이라는 단위 이므로 거의 라고 봐도 무방한 값이었다. 드레인과 소스 사이의 저항값은 순방향일때만 단위가 나왔는데 이것은 트렌지스터때의 게이트가 들어간 저항값이 0 이었던것과 차이가 난다. 이러한 저항값으로 전류가 JFET을 통과하는 방향을 유추할 수 있는데 저항이 매우 큰 단자사이로는 전류가 거의 흐르지 않고 드레인과 소스사이의 순방향의 경우처럼 저항값이 상대적으로 작은 쪽으로 전류가 잘 흐를수 있다는 뜻이다. 그리고 이러한 특성 때문에 JFET이 높은 임피던스의 제어소자라고 불리는 것이다.
두 번째 실험은 JFET의 전달 콘덕턴스 곡선을 그려보는 것이다. 회로를 결선하기 위해 가변저항을 연결하는데 로 만들만
참고 자료
없음