비반전 증폭기
- 최초 등록일
- 2008.05.14
- 최종 저작일
- 2008.03
- 2페이지/ 한컴오피스
- 가격 1,000원
소개글
전자회로실험. 비반전증폭기.
목차
1. 실험제목
2. 실험날짜
3. 실험목적
4. 관련이론 :
.
본문내용
1. 실험제목 : 비반전 증폭기
2. 실험날짜 : 2008년 3월 19일
3. 실험목적 : 연산 증폭기를 이용한 증폭기의 특성을 이해한다.
4. 관련이론 :
-비반전 증폭 회로
OP AMP의 비반전 단자에 입력 전압을 가하여 그것과 동위상인 출력 전압을 얻는 증폭기를 비반전 증폭기라 한다. 신호전압은 비반전 입력단자로 인가되고 입력소자 R₁과 귀환소자 R₂에 의해 출력전압의 일부가 반전입력 단자로 귀환된다.
밑의 그림은 비반전 증폭기이다. 출력단자와 연산증폭기의 반전입력단자인 (-)에 저항이 연결되어 있다. 이를 부궤환이라고 한다. 만약 출력단자가 비반전 단자인 (+)에 연결되면 이는 정궤환으로 구성되며, 그 특성은 부궤환인 경우와 판이하게 달라진다. 밑의 그림처럼 부궤환으로 구성되면 이는 증폭기이지만, 정궤환으로 구성되면 이는 증폭기가 아니다. 따라서 출력단자의 입력 연결시에 그 극성에 주의해야 한다. 가상 접지는 부궤환 회로에서 발생되는 것이지 정궤환 회로에서 발생되는 것이 아니다.
위의 그림에서 연산증폭기의 입력저항이 무한대이기에 신호원에서 회로쪽으로 흐르는 전류 I = 0 이다. 가상접지에 의하여 Vs = n 가 된다. 그리고 n 점에서 연산 증폭기의 (-)입력단자측을 들여 다 본 저항은 무한대이다.
참고 자료
없음