[전자통신 기초실험] 전압 분배 바이어스 공통 에미터 증폭기
- 최초 등록일
- 2008.04.24
- 최종 저작일
- 2008.04
- 8페이지/ 한컴오피스
- 가격 1,000원
소개글
전자전기 공학과에서 다루는 내용입니다.
실험 예비 보고서 입니다.
직접 작성한 레포트이니 안심하시고 쓰세요~
목차
◆ 실험제목 : 3-11 전압분배 공통 에미터 증폭기
1.목적 : NPN 전압분배 바이어스 공통 에미터 증폭기의 직류 및 교류 파라미터를 조사한다.
2.관련이론
3.시료 및 사용기기
4.실험순서
5.참고문헌
본문내용
※ 공통 에미터 증폭기 회로
공통 에미터 증폭기는 분압기 바이어스와 입출력에 결합 커패시터를 가지며 전자회로에서 가장 널리 쓰이는 회로의 하나로서 <그림1>과 같다.
< 그림1 >
<그림1>과 같은 공통 에미터 증폭기는 직류와 교류 전원이 동시에 포함되었기 때문에 입출력을 해석하기 위해서 직류 등가회로와 교류 등가회로에 대해 알아야 한다.
1) 직류 바이어스 해석
공통 에미터 증폭기의 직류 해석을 위해서 위의 <그림1>에서 직류 등가회로를 구하면 직류에서 결합 커패시터와 바이패스 커패시터() 가 개방되기 때문에 아래 <그림2>처럼 되고 이는 전압분배 바이어스 회로와 같다.
출력의 콜렉터 전류를 구하면 아래와 같다.
< 그림2. 공통 에미터 증폭기 직류 등가회로 >
2) 교류 등가회로 해석
< 그림3 >
공통 에미터 증폭기의 교류 등가회로를 구하기 위해서는 <그림1>에서 커패시터는 단락 상태로 만들고 직류 전원은 교류 접지시킨다. 이를 정리하여 그리면 <그림3>과 같고 여기서 는 단락 되면서 의 저항을 무시할 수 있도록 만든다. 회로를 보다 간결하게 만들면 <그림4>와 같다.
< 그림4 >
※ 공통 에미터 증폭기 바이어스 및 전압이득
1) 소신호 증폭기로 동작하는 공통 에미터 증폭기
공통 에미터 회로로 연결되어 있는 트랜지스터에서 전류이득 는
참고 자료
①최신전자공학, 조원사, 최병수 외4명, 98년12월30일, 160p~169p
②전자회로실험, 청문각, 김경태 외1명, 03년1월15일, 220p~231p
③전자통신기초실험, 상학당, 전자통신연구회, 06년8월25일, 221p~232p
④전자회로실험, 내하출판사, 김현후 외1명, 05년2월20일, 167p~172p
⑤대학전자회로 실험, 청문각, 신인철 외3명, 97년2월28일, 131p~152p