[실험레포트] 논리회로실험
- 최초 등록일
- 2008.04.12
- 최종 저작일
- 2006.10
- 24페이지/ 압축파일
- 가격 5,000원
소개글
논리회로실험 레포트 입니다.
목차
실험 1 : 전압증폭기
실험 2 : JFET전류전압특성
실험 3 : 베이직게이트
실험 4 : 차동증폭기
실험 5 : 가산기 감산기 디코더
실험 6 : 다단증폭기
실험 7 : 엔코더
실험 8 : 주파수 응답
실험 9 : shift resister
실험 10 : RAM
실험 11 : 피드백
실험 12 : 컨버터
본문내용
1.1 실험의 목표
(1) 트랜지스터 증폭기의 기본 구조인 이미터, 베이스, 컬렉터 공통 증폭기 회로 설계 능력을 기른다. 여기에서 증폭기 설계 능력이란 직류 바이어스 회로 및 교류 증폭 회로의 설계 능력을 모두 지칭한다.
(2) 세 가지 기본 증폭기 회로의 특성상의 차이점을 이해함으로써, 실제 증폭기 회로를 설계하는 바탕을 마련한다.
(3) 증폭기의 특성을 나타내는 중요한 특성 변수로서 전압 이득, 전류이득, 입력저항, 출력저항 등이 서로 어떻게 연관되는지를 이해하고, 실제의 증폭기 회로에서 이 변수들을 측정하는 능력을 기른다.
1.2 실험 사용 기기와 부품
․ 2채널 오실로스코우프
․ 직류 전압원
․ 파형 발생기
․ 디지털 멀티미터
․ BNC probe 3개
․ 2N3904 NPN 트랜지스터 1개
․ 100㎌ capacitor 2개
․ 저항(설계값) : 7.5㏀
․ curve tracer
1.3 실험 과제
1) 실험 1-1-1 : 트랜지스터의 특성 측정 및 전류 이득, Early 전압 측정
① 트랜지스터의 이미터 공통 출력 특성 측정
ⓐ 트랜지스터의 특성
∙ 바이어스란 ? PN 접합에 외부 전압을 가하여 동작 시키는 것
ⓑ 트랜지스터의 구조
∙ 이미터 : TR의 전류 반송자를 주입
∙ 베이스 ; 이미터로 부터 주입된 반송자를 제어
∙ 컬렉터 : 반송자를 모으는 부분
② 트랜지스터의 이미터 공통 전류 이득 β와 Early 전압 VA 측정 : 위의 공통출력 측정 결과를 이용하여 구한다.
참고 자료
없음