논리회로 실험 결과레포트(가산기, 감산기, 디코더) 모든 그래프와 수식을 첨부한 레포트 입니다.
- 최초 등록일
- 2008.02.28
- 최종 저작일
- 2008.02
- 15페이지/ 한컴오피스
- 가격 2,000원
소개글
전자공학- 논리회로실험 가산기 감산기 디코더에 관한 결과 레포트 입니다.
14장의 분량이며, 자세한 설명과 깔끔한 구성으로 수식과 도표 그래프 오실로스코프
PSPICE사진을 모두 첨부해놓았고, 만점 받은 레포트 입니다.
여러분께 도움이 되었으면 좋겠습니다.
목차
1.가산기
반가산기
반가산기를 이용하여 전가산기를 구성
전가산기를 워크벤치로 확인
parallel 2bit binary adder를 구성
parallel 2-bit binary adder를 워크벤치로 확인
2.감산기
7486, 7400 을 이용하여 반감산기를 구성
전감산기를 구성
3. 디코더
2단 2진 카운터
3진 카운터
10진 디코더를 갖춘 BCD 카운터
본문내용
ⅰ. 가산기
(1) 예비에서 구상한 반가산기를 구성하고 그 결과를 비교 검토하라.
- 위와 같이 빵판에 7486과 7408로 회로를 구성 한 후 입력 X, Y에 대한 출력 S과 C에 대한
진리표를 만들면 다음과 같다.
Input
Output
X
Y
Carry
Sum
0
0
0
0
0
1
0
1
1
0
0
1
1
1
1
0
- 반가산기는 기본적으로 한자리수의 2진수 덧셈연산을 하는 조합회로이다. 결과는 X와
Y값을 더한 값이 출력되는데 Carry에는 자리올림수가 저장되고 Sum에는 합이 저장된
다. 실험의 결과로는 입력이 0, 0 일 때에는 출력이 0, 0이며, 입력이 0, 1이거나 1, 0
일 때에는 출력이 0, 1이 나왔으며, 입력이 1, 1일 때에는 출력이 1, 0이 나왔다. 즉,
이것은 왼쪽과 같은 형식으로 덧셈이 이루어진다. 반가산기는 2진 연산에서
주로 마지막자리의 덧셈을 할 때 쓰이는데, 그 용도가 적당하다고 하겠다.
◇ 반가산기를 워크벤치로 확인하면 다음과 같은 결과를 얻는다.
- 입력 X, Y 에 대한 Sum의 결과
- 입력 X, Y 에 대한 Carry의 결과
※ 워크벤치의 결과와 실험에 대한 결과가 일치하는 것을 확인할 수 있다.
(2) 반가산기를 이용하여 전가산기를 구성하고 그 결과를 측정하라.
- 반가산기를 다음과 같이 연결해서 전가산기를 구성할 수 있다.
- 위의 블록도를 조합회로로 나타내면 다음과 같다.
- 실험에서는 OR gate가 없어서 드 모르간 법칙을 이용해 아래와 같은 식을 구해서
Not gate(7404)와 And gate(7408)를 섞어서 사용하였다.
참고 자료
없음