차동 증폭기 예비레포트
- 최초 등록일
- 2007.09.19
- 최종 저작일
- 2006.11
- 4페이지/ 한컴오피스
- 가격 1,000원
소개글
차동 증폭기 예비레포트
목차
1. 실험목적
2. 이론
3. 시뮬레이션
4.참고 문헌
본문내용
1. 실험목적
차동 증폭기의 구조와 동작원리를 이해하고 공통 모드와 차동 모드의 입출력 관계를 이용하여 동상제거비(Common-Mode Rejection Ratio: CMRR)를 이해하고자 한다.
2. 이론
아래의 그림과 같은 회로를 차동증폭기라 한다. 차동증폭기는 이름이 의미하는 것처럼 입력신호 Vin1과 Vin2의 차이를 증폭한다.
차동증폭회로에는 2입력 평형출력 차동증폭회로, 2입력 불평형출력 차동증폭회로, 단일입력 평형출력 차동증폭기, 단일입력 불평형출력 차동증폭회로의 4가지 종류가 있다. 2개의 입력을 사용한다면 ‘Dual Input’ 이고 한 개의 입력을 사용한다면 ‘Single Input’이며, 출력전압이 2개의 컬랙터 사이에서 측정되면 2컬랙터는 접지에 대해 같은 DC전위에 있으므로, ‘Balanced’ 라고 하고, 출력이 하나의 컬랙터와 접지 사이에서 측정되면 ‘Unbalanced’라고 한다.
먼저 차동증폭기에는 2개의 정합된 반도체 (BJT또는 FET)가 필요하다. 또한 차동증폭기를 구성하는 2개의 에미터 바이어스 회로에 들어있는 모든 소자도 정합되어야 한다. 더욱이 공급전원+Vcc 와 –VEE의 진폭도 동일하여야 한다.
컬렉터 부하저항은 같은 값이기 때문에 Rc1 = Rc2가 된다. 두 입력회로 역시 동일하다. 즉 Vin1 = Vin2이고 Rin1 = Rin2인 값을 갖는다.
출력신호는 두 입력신호 차에 비례하고, 출력전압 Vout을 식으로 나타낸다면 다음과 같다.
Vout = A(Vin1-Vin2)
여기서 A는 트랜지스터의 이득이고, Vin1과 Vin2는 각 베이스 단자에서의 전압이다. 두 입력의 입력신호가 동상이고 크기가 같을 때 동상모드 동작조건은 다음과 같다.
참고 자료
전자회로 진영사 김태용 , 마이크로 전자회로 SEDRA
전자회로실험 김수원 김남기
다음 지식인 검색