4비트 짝수 패리티 생성 보고서
- 최초 등록일
- 2007.09.15
- 최종 저작일
- 2007.05
- 4페이지/ 한컴오피스
- 가격 1,000원
소개글
논리회로 레포트로한 4비트 짝수 패리티 생성 보고서 입니다. 안에 MAX2PLUS로 시뮬레이션 한것까지 있습니다.
목차
1. 목적
2. 이론
3. 생성기 이론
4. MAX2Plus 이용방법
5. TEXT EDITOR
6. WAVEFORM EDITOR
7. 결론
본문내용
1. 목적
- 디지털 시스템은 초당 수천에서 심지어 수백만 비트를 전송하므로 종종 오류를 발생한다. 이런 이유에서 많은 디지털 시스템은 오류를 컴출하는 방법을 채택하고 있다. 그중 하나가 패리티 방법이다.
2. 이론
- 패리티 비트는 한 곳에서 다른 곳으로 전송되는 코드 그룹에 덧붙여지는 여분의 비트이다. 패리티비트는 전송되는 코드 그룹에 있는 1의 개수에 따라 0또는 1로 정해진다.
짝수 패리티(even-parity) 방법에 패리티 값은 코드 그룹 전체의 1의 개수(패리티비트 포함)가 짝수가 되도록 하는 것이다.
홀수 패리티(odd-parity) 방법은 전체 1의 개수가 홀수(패리티비트 포함) 가 되도록 패리티비트를 정하는 것 외에는 짝수 패리티 방법과 동일하다.
<중략..>
4. 프로그램 실행 방법(AHDL)
MAX+PLUS 2를 이용하여 짝수패리티 생성기를 작성 하도록 하겠다.
초기에 메뉴에 File 버튼을 눌러 New 를 클릭하여 창이 뜨면 Text Editor file 을 클릭하면 새로운 창이 뜬다. 이후 File->Save 를 이용하여 저장을 한다.
메모장 같은 화면에 AHDL 문법에 맞게 INPUT OUTPUT 을 설정하고 BEGIN과 END 사이에 부울 대수식을 넣는다. 저장을 하고 컴파일을 시작한다. 컴파일 이 완료되면 MAX+plus 2 버튼에서 Waveform Editor 를 선택한 후 Enter Nodes form SNF 창이 뜨면 Node/Group 에 LIST 버튼을 클릭하여 Available Nodes & Group에 입력 값과 출력 값에 대한 노드를 전부 선택한다. 웨이브 폼의 에디터 창이 뜨면 입력 값과 결과 값에 대한 파형을 확인할 수 있다.
참고 자료
디지탈 시스템 10th