CH.14 Limiting회로와 Clamping회로의 설계
- 최초 등록일
- 2006.12.01
- 최종 저작일
- 2006.01
- 5페이지/ 한컴오피스
- 가격 1,000원
소개글
전자전기 실험 14장 입니다..
목차
1. 목적 :
2. 실습 준비물
3. 설계 실습 계획서
본문내용
(3) Clamping Circuit의 동작과 그 응용에 대해 설명하여라.
교류 전원(Vi=Vmsinωt(V)로 가정)에서 0V이하의 값이 출력될 때 다이오드가 단락되고 R에는 전류가 흐르지 않는다. 따라서 Vi의 최대치의 직류값(Vm)이 C에 충전된다. 교류 전원(Vi)에서 0V이상의 값이 출력되면 다이오드는 개방되어 전류를 통과시키지 않고 R을 따라 전류가 흐르는데 RC의 값이 크면 커패시터가 매우 천천히 방전되므로 출력파형은 Vi에 C에 저장되었던 직류값(Vm)이 더해져서 DC+AC의 파형을 보여준다.
(4) Clamping Circuit의 회로에서 RC가 커야하는 이유를 설명하여라.
RC는 커패시터가 충전되고 방전 되는 속도를 결정시킨다. 충전 시에는 R에는 전류가 흐르지 않으므로 합성저항이 0이 되어 급속도로 충전이 이루어진다. 방전 시에는 전류가 R을 통과하게 된다. 따라서 RC의 값이 클수록 커패시터 방전 시정수가 커지므로 방전은 서서히 이루어진다. 방전이 천천히 이루어지면 커패시터 양단에 걸리는 전압이 감소되지 않아 Vm에 근사한 값이 지속적으로 Clamping 된다.
(5) 입력이 Vi=5sinωt (f=1kHz)일 때, 최대치 3V, 최소치 -7V인 정현파를 출력하는 Clamping회로를 설계하여 제출하여라. 이때 R=100kΩ을 사용하고 Cut-In전압(0.7V)을 고려해서 설계한다.
직류전원을 공급하지 않고 설계했을 경우 최대치 0.7, 최소치 -9.3의 정현파를 출력했다. 따라서 2.3V의 직류전원을 공급하여 최대치 3, 최소치 -7파형을 출력하도록 조절하였다. 입력 전원의 -2배의 파형을 그리는 것은 다이오드 방향을 바꾸어 Clamping Circuit을 설계했기 때문이다.
참고 자료
없음