[전자전기] HDL을 이용한 multiplier(곱셈기) 설계
- 최초 등록일
- 2004.05.27
- 최종 저작일
- 2004.05
- 6페이지/ 한컴오피스
- 가격 1,000원
소개글
Full Adder 이용하여 Carry Save Adder와 Ripply Carry Adder 만든 후 multiplier 만들기
전자공학과 회로이론에서 꼭 필요한 이론
목차
(1) Full Adder 설계
1. Logic Diagram
2. HDL Cording
(2) Carry Save Adder 설계
1. Logic Diagram
2. HDL Cording
3. Simulation
4. Truth Table
(3) Ripple Carry Adder 설계
1. Logic Diagram
2. HDL Cording
3. Simulation
(4) Multiplier 설계
1. Logic Diagram
2. HDL Cording
3. Simulation
(5) 결론
본문내용
(5) 결론
- Multiplier 설계 중 가장 어려웠던 점은 처음에 Carry Save Adder 설계 시 출력의 순서를 잘못 정의해 줘 엉뚱한 결과 값이 계속해서 나왔다. HDL 코딩시 이미 자신이 만들어 둔 module을 불러들일 때는 처음 정의한 순서가 무엇인지 정확히 알아야 하며, 하나의 모듈로 인해 전체의 모듈에 막대한 영향을 미칠 수 있다는 것을 잊지 말아야 할 것이다.
또한 결과 값에서 알 수 있듯이 숫자가 커질수록 delay 가 커지게 되므로 설계한 회로를 좀더 최적화 시켜야 할 것이다.
Enter Group 으로 여러 가지 입력들을 묶을 때에는 입력 요소들의 순서 또한 명확히 하여야 한다. 가장 높은 자리가 위로와야 하며, 이것을 어길 때에는 물론.. 원하지 않은 결과 값이 나오게 된다.
참고 자료
없음