• LF몰 이벤트
  • 캠퍼스북
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

[전자전기] HDL을 이용한 multiplier(곱셈기) 설계

*정*
최초 등록일
2004.05.27
최종 저작일
2004.05
6페이지/한글파일 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

Full Adder 이용하여 Carry Save Adder와 Ripply Carry Adder 만든 후 multiplier 만들기
전자공학과 회로이론에서 꼭 필요한 이론

목차

(1) Full Adder 설계
1. Logic Diagram
2. HDL Cording

(2) Carry Save Adder 설계
1. Logic Diagram
2. HDL Cording
3. Simulation
4. Truth Table

(3) Ripple Carry Adder 설계
1. Logic Diagram
2. HDL Cording
3. Simulation

(4) Multiplier 설계
1. Logic Diagram
2. HDL Cording
3. Simulation

(5) 결론

본문내용

(5) 결론

- Multiplier 설계 중 가장 어려웠던 점은 처음에 Carry Save Adder 설계 시 출력의 순서를 잘못 정의해 줘 엉뚱한 결과 값이 계속해서 나왔다. HDL 코딩시 이미 자신이 만들어 둔 module을 불러들일 때는 처음 정의한 순서가 무엇인지 정확히 알아야 하며, 하나의 모듈로 인해 전체의 모듈에 막대한 영향을 미칠 수 있다는 것을 잊지 말아야 할 것이다.
또한 결과 값에서 알 수 있듯이 숫자가 커질수록 delay 가 커지게 되므로 설계한 회로를 좀더 최적화 시켜야 할 것이다.
Enter Group 으로 여러 가지 입력들을 묶을 때에는 입력 요소들의 순서 또한 명확히 하여야 한다. 가장 높은 자리가 위로와야 하며, 이것을 어길 때에는 물론.. 원하지 않은 결과 값이 나오게 된다.

참고 자료

없음

자료후기(2)

*정*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우
최근 본 자료더보기
탑툰 이벤트
[전자전기] HDL을 이용한 multiplier(곱셈기) 설계
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업