[전자회로실험] 공통-이미터 증폭기
- 최초 등록일
- 2004.04.30
- 최종 저작일
- 2004.04
- 8페이지/ 한컴오피스
- 가격 1,000원
소개글
오아캐드를 이용하여서 파형과 회로도를
꾸몄습니다.유용하게 사용하세요
목차
[목적]
[예비지식]
[기기및부품]
[실험]
[피스파이스]
본문내용
실험 10장 공통-이미터 증폭기
[목 적]
공통-이미터 증폭기의 입력 저항,전압 이득,그리고 출력 저항을 실험을 통해 구한다.
[예비지식]
이미터가 신호 접지에 있으므로,이 증폭기의 입력 포트가 베이스와 이미터 사리라는 것과 출력 포트가 컬렉터와 이미터 사이라는 것을 알 수 있다.따라서, 접지 전위에 있는 이미터 가 입력과 출력 사이의 공통 단자이므로, 우리는 이 회로를 공통-이미터(common-emitter) 또는 접지된 이미터 증폭기라고 부른다.
트랜지스터 증폭기 회로의 해석은 크게 두 가지,즉 직류(또는 바이어스)해석과 교류 해석 으로 나눌 수 있다. 직류 해석은 활성 모드에서 동작하고 있는 트랜지스터의 단자들에 흐 르는 직류전류 (즉, , , 그리고 )를 구하는 것이다.소신호 해석은,트랜지스터가 활성 모드에서 바이어스된 상태에서 작은 신호 전압이 증폭기에 인가될 때 행하는 해석으 로,증폭기의 입력 저항,전압 이득 등을 구하는 것이다. 여기서 소신호라는 것은,트랜지스 터의 베이스-이미터 전압 사이에 걸리는 신호 전압 가 약 10mV보다 작다는 것을 의미한 다.
참고 자료
없음