[회로이론] 테브난 노턴 정리
- 최초 등록일
- 2004.04.14
- 최종 저작일
- 2004.04
- 7페이지/ 한컴오피스
- 가격 1,000원
소개글
전기전자 공학부 기초회로실험 Report 입니다.
목차
1.실험제목
2.실험목적
3.이론
4.예비보고 사항
5.실험에 사용하는 기기
6.실험순서
7.실험과 결과측정
8.결과토의사항
본문내용
예비보고 사항
(1) DC 회로 해석에서 테브난 정리를 사용할 때의 장점은 무엇이 있겠는가?
테브난의 정리는 복잡한 선형회로를 분석하는데 있어서 매우 유용한 수학적 방법이다. 회로의 임의의 지점에서 전류나 전압을 구할 수 있도록 한다. 또한 회로 해석에 있어 복잡한 회로를 단순한 등가 회로로 축소하여 해석할 수 있다. 즉, 아주 복잡하게 구성되어 있는 회로의 경우 많은 수식을 통해 계산하여야겠지만 (키르히호프 법칙 사용), 하나의 저항으로 축소시킬 수 있다면 단순히 옴의 법칙만으로도 회로 해석이 가능해진다.
(2) 테브난과 노턴의 정리 결과의 차이점은 무엇이겠는가?
테브난의 정리는 원 회로를 내부 저항 와 직렬로 정전압원 를 포함하는 간단한 등가 회로로 변환함으로써 복잡한 회로망의 분석을 간단하게 해준다. 노턴의 정리도 이와 유사한 것으로 간소화하는 기법을 이용한다. 그러나 노턴의 정전압원은 정전류를 전달한다.
노턴의 정리는 어떤 두 단자의 선형 회로망을 내부 저항 과 병렬한 정전류원 으로 이루어진 간단한 등가 회로로 변환하여 나타내는 형태이다.
참고 자료
없음