[전자회로실험] Flip flop과 counter(결과)

등록일 2003.10.25 한글 (hwp) | 18페이지 | 가격 1,000원

소개글

꼼꼼하게 작성한 실험결과 자료입니다. 연습-실험문제 및 실험결과 PSPICE STIMULATION등 실험에 관한 전체작인 결과자료가 들어 있습니다.

실험에 관한 결과및 기타 정보이며, 문서의 방식은 여타 대학 기준에 맞추어 만들어져 있습니다.

목차

1 실험 목적
2 시료 및 사용기기
3 실험 절차 및 문제
4 실험문제에 대한 고찰
- 실험의 목적
- 실험에 대한 생각
- 이론 & 결과, Pspice
- 오차의 원인
5 실험배경 이론
6 연습문제

본문내용

-비동기식 10진 카운터

비동기식 10진 카운터(asynchronous decade counter)의 대표적인 IC에는 SN7490이 있다.
SN7490은 JK 마스터 슬레이브 플립플롭 A,B,C,D의 4회로와 AND회로 및 NAND의 2회로로 구성되어 있다. SN7490의 핀 접속도를 보면 A플립플롭은 독립되어 있기 때문에 2진 및 5진 카운터 또는 10분주 회로로 사용할 수 있다. 10진 카운터로 사용하는 경우에는 외부에서 A출력단자와 BD입력단자를 접속하고 계수입력을 A입력단자에 가하면 BCD출력이 A,B,C,D의 각 출력에서 얻어진다. 2진 및 5진 카운터로 사용하는 경우에는 A플립플롭과 BCD플립플롭을 따로따로 사용하며 A입력단자와 A출력단자로 2진 카운터가 BD입력과 B,C,D의 각 출력으로 5진 카운터가 구성된다. 이러한 경우 리셋은 각각의 플립플롭이 공통이 된다. 비동기식 10진 카운터의 대표적인 IC로는 TTL인 경우 7490,74LS90,74HC90으로 나타남.
*원하는 자료를 검색 해 보세요.
  • 27진 카운터 설계 8페이지
    -27진 카운터 설계- <순서> 1. 명제 2. 목적 3. 설계 순서 4. 관련이론 5. 소자선택 6. 회로도 7. Simulation 8. 회로설계 9. 결과 10. Data Sheet 1.명제 10진 Counter IC인 7490과 BCD to 7-segment ..
  • [전자실험]N체분계수기와 10진계수기 3페이지
    1. 목적 1) T Flip-Flop을 P단 직렬접속한 계수기로서 보다 적은 다른 인수로 입력 주파수를 체분하는 계수에 대한 학습한다. 2) N체분계수기의 계수(Count State)에 대하여 학습한다. 3) 수치부과(Weighted) BCD 10진 계수기 8421과 ..
  • 10진 카운터 1페이지
    10진 카운터 ◎결론 ? 이번 실험은 10진 카운터 회로를 구성하여 스위치를 눌렀을 때 FND507 7세그먼트 소자에 0부터9까지의 숫자가 차례로 출력 되도록 하는 것이었다. 주어진 회로는 NE555로 이루어진 비안정 M/V 회로의 펄스 발생에 의해, SN7490의 B..
  • 아주대학교 논리회로실험 설계 에비보고서 6페이지
    [설계 Project. Up/Down Counter 설계] ? 실험 목적 - FPGA를 이용하여 Up ? Down Counter를 설계한다. ? 작동 원리 설명 1. 기능 설명 - 보드의 Key0,1을 이용하여 시작/정지(Key0), Up/Down(Key1) 버튼을 구..
  • 부경대 디지털회로실험 텀프로젝트(5진 동기식 업 카운터) 5페이지
    디지털회로실험 텀 프로젝트 보고서 [J-K 플립플롭을 이용한 동기식 카운터의 7-세그먼트 출력] 조 : 분 반: 학 과: 전자공학과 학 번: 이 름: 담 당 교 수: 1. 이론 1.1 J-K 플립플롭 R-S 플립플롭에서 S=1, R=1인 경우 불능 상태가 되는 것을 해..
  • 아주대 논리회로실험 설계 프로젝트 결과보고서 8페이지
    [설계 Project. Up/Down Counter 설계] ? 실험 목적 - FPGA를 이용하여 Up ? Down Counter를 설계한다. ? 작동 원리 설명 1. 기능 설명 - 보드의 Key0,1을 이용하여 시작/정지(Key0), Up/Down(Key1) 버튼을 구..
  • 동기식 5진 카운터의 설계 4페이지
    동기식 5진 카운터의 설계 전자통신과 3학년 주간 B반 200283060 이재철  -동기식 5진 카운터란 카운터란 가산기의 일종으로 이 회로의 경우 0부터 1씩 가산되어 4까지 가산한 후  다시 초기값으로 리셋되는 회로입니다. 5진 카운터란 출력 주파수가 입력주파수 1..
더보기
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      4. 지식포인트 보유 시 지식포인트가 차감되며
         미보유 시 아이디당 1일 3회만 제공됩니다.
      상세하단 배너
      최근 본 자료더보기
      상세우측 배너
      추천도서
      [전자회로실험] Flip flop과 counter(결과)