[전자공학실험] 디지털실험-가산기 결과레포트

등록일 2003.10.10 한글 (hwp) | 7페이지 | 가격 500원

소개글

TTL 소자를 이용해 가산기 구현, 실험
회로도와 피스파이스 시뮬레이션, DISCUSSION 이 모두 포함된 최고의 리포트 입니다. A+ 받았습니다

목차

가산기 실험 1
실험 2
실험 3
실험 4

본문내용

위 실험에서 우리는 반가산기의 원리를 알수 있다. 두개의 입력이 있을때 sum 과 carry가 발생하는데, 앞의 truth table 에서도 알수 있듯이 S 는 입력 A,B의 EX-OR 이고, C 는 두 입력 A,B의 AND 이다. 우리는 이 회로도에서 두개의 입력을 더할 수 있다는 것을 알 수 있다. 그러나 우리가 알다시피 이 계산기는 한번의 계산밖에 할 수 없다. 왜냐하면 이 계산기를 연결하여 계산을 하려면 처음의 한자리는 계산이 가능하지만 그 다음 자리부터 carry가 올라오는데 이 반가산기는 입력이 2개 밖에 없어서 이을 수 없다. 그래서 이 회로를 반가산기라고 하는 것이다. 이를 2개 이어서 전가산기를 만들 수 있다.
위의 실험 결과에서 우리는 두가지 경우를 생각 할 수 있다.
1)A: clock B: ground
앞의 truth table을 봐서 알겠지만 이와같은 경우에는 출력에서는 S= clock 이 나오고 C = 0 이 나오게 된다.
2)A: clock B: Vcc
이 경우에는 출력 S= clock 이 나오고 C= clock 이 나오게 되는 것을 알수 있다.
전가산기: 반가산기를 2개 써서 carry의 입력이 가능한 가산기를 만들었다. 이것의 truth table은 다음과 같다
2개의 반가산기와 하나의 OR GATE 로 구성된 2BIT 전가산기의 회로를 구성하여 전자장비의 동작을 알수 있다. 위의 회로를 분석하기 위해서 우리는 반가산기와 전가산기를 CHECK 해 보았다.

      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서