[전자회로실험] 공통-이미터 증폭기

등록일 2003.09.17 한글 (hwp) | 8페이지 | 가격 500원

목차

1. 목적

2. 예비 지식

3. 준비

4. PSPICE

5. 실험

6. 결과

본문내용

1. 목적
공통-이미터 증폭기의 입력 저항, 전압 이득, 그리고 출력 저항을 실험을 통해 구한다.

2. 예비 지식
공통-이미터 증폭기 구성을 그림 10.1에 나타냈다. 회로에서 vs는 증폭기에 인가된 입력 신호 전원을 나타내고 Rs는 그것의 내부 저항이다. RL은 증폭기의 출력 vo를 취하기 위한 부하 저항이다. 큰 커패시터인 C1과 C3는 신호 주파수에서 입력 신호 전원과 부하 저항을 BJT에 결합시키는 역할을 한다. 한편 또 다른 큰 커패시터인 C2는 이미터를 접지에 결합시 키는 역할을 한다. 이미터에 흐르는 신호 전류가 C2를 통해 접지로 흐르므로 저항 RE를 바 이패스한다는 점에 주목하기 바란다. 따라서 우리는 커패시터 C2를 바이패스 커패시터라고 부른다.
그림 10.1의 관찰로부터 우리는 이미터가 신호 접지에 있으므로 이 증폭기의 입력 포트 가 베이스와 이미터 사이라는 것과 출력 포트가 컬렉터와 이미터 사이라는 것을 알 수 있 다. 따라서 접지 전위에 있는 이미터가 입력과 출력 사이의 공통 단자이므로 우리는 이 회 로를 공통-이미터 또는 접지된 이미터 증폭기라고 부른다.
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서