연산증폭기(Op-amp) 및 응용회로

등록일 2003.09.03 한글 (hwp) | 7페이지 | 가격 500원

목차

1. 목적
2. 기초이론
3. 실험 준비물
4. 실험내용 및 방법

본문내용

1. 목적
센서에 의하여 생성되는 전기적 신호는 최종적으로 계측자에 의하여 사용되기 위해서는 신호처리가 되어야 한다. 센서가 발생하는 신호는 보통 미약한 양이므로 증폭기는 가장 기본적이라 하겠다. 연산증폭기는 가장 많이 사용되는 신호처리 기본소자로서, 신호의 증폭 이외에도 기타 전기적 기본소자와 조합되어 여러 가지 형태의 신호처리 회로를 구성할 수 있다. 본 실험에서는 연산증폭기를 중심으로 여러 가지 기본적인 신호처리 회로에 대하여 살펴본다.

2. 기초이론
연산 증폭기(operational amplifier)란, 바이폴러 트렌지스터나 FET를 사용하여 이상적 증폭기를 실현시킬 목적으로 만든 아날로그 IC(Integrated Circuit)로서 원래 아날로그 컴퓨터에서 덧셈, 뺄셈, 곱셈, 나눗셈 등을 수행하는 기본 소자로 높은 이득을 가지는 증폭기를 말한다. 이것은 (+) 및 (-) 2개의 입력 단자를 가지며, 외부 되먹임 회로를 첨가하여 사용한다.

참고 자료

계측공학실험
한국기술교육대하교 계측공학연구회
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서