[논리회로] N 분주 카운터

등록일 2003.08.14 한글 (hwp) | 6페이지 | 가격 1,000원

소개글

N분주 카운터를 실제 소자의 DATASHEET에 맞게 설계한 것입니다.
결과와 파형등 모드 있습니다.

목차

【기 본 이 론】
1. 7490 10진 카운터
2. 7492 12분주 카운터
【실 험】

본문내용

1. 7490 10진 카운터
10진 카운터는 4개의 Flip Flop이 2분주 카운터와 5분주 카운터로 내부에서 연결되어 있다. 게이트에 의한 Reset 단자는 카운터의 입력을 억제하고, 카운터의 출력을 모두 0으로 하거나 BCD수의 9로 하는 기능을 가지고 있다. 내부의 Flip Flop들 중에서 A는 다음단과 연결되어 있지 않으므로 두 가지의 다른 기능을 갖는 카운터로 사용할 수 있다. 사용하고자하는 카운터의 종류에 따라 다음의 방법을 이용하면 가능하다.
(1) BCD 10진 카운터로 사용할 때
B입력은 A의 출력과 외부에서 연결하여야 한다. A의 입력은 BCD계수의 순서에 의해 진리표가 얻어진다. 또 reset외에 10진에서 9의 보수를 이용하는 응용에서 BCD의 9로 reset할 수 있다.
(2) 주파수 합성기나 또 다른 응용에서 2진에 의한 10분주를 할 때
이러한 경우는 대칭 10분주 출력을 얻어야 한다. 따라서 10분주 출력을 얻기 위해 D 출력을 A의 입력단자에 연결하여야 한다. 이때 입력은 B의 입력에 연결하면 A의 출력단자에서 10분주된 출력을 얻을 수 있다.
*원하는 자료를 검색 해 보세요.
  • N진카운터와 10진카운터 14 페이지
    카운터 -대부분의 디지털 시스템에 내장되어 있는 카운터는 여러 종류가 있으면, 특정한 상태의 발생, 일정한 시간의 측정 및 일련의 동작을 수행하기 위한 신호들을 발생하기 위해 사용된다. 이외에도 분주 기능이나 주소 지정 및..
  • [디지털시계] ★디지털시계 설계★6진,10진,12진 카운터설계★회로구현 및 파형★ 11 페이지
    1. 설계 개요 - reset단자가 있는 T플리플롭을 이용한 디지털 시계를 maxplus프로그램으로 설계를 한다 2. 디지털시계 설계 - 디지털 시계의 기본 개념은 0~9까지 세는 10진 카운터를 이용하여 0~9..
  • VHDL 플리플롭, 16진 카운터, 10진 카운터 등 11 페이지
    1. SR F/F- set기능과 reset 기능을 가진 f/f 최초의 상태가 1이면 반대상태의 입력이 들어오기 전까지는 set을 유지. 입력이 들어오면 reset이 됨. 쌍안정 회로 - 결과 해석 SE..
  • 10진 카운터를 이용한 100진 카운터 결과보고서 10 페이지
    1. 명제 10진 카운터를 이용한 100진 카운터를 설계하라. 단, 함수발생기를 사용하지 않고, 트리거발생회로를 이용하여 설계하라. 2. 제한조건 1) 적당한 가격 2) 안정적인 동작 3) 불량소자 사용 금지 4)..
  • [Flowrian] Decade Counter (TTL 7490) 회로의 Verilog 설.. 10 페이지
    - 본 회로는 2개의 카운터 - 2진 카운터와 5진 카운터 - 를 포함하고 있어 이들의 외부 단자들을 서로 연결시켜 10진 카운터를 구현할 수 있다. 혹은 개별적으로 2진 카운터와 5진 카운터를 따로 구현하여 사용할 수도 있다..
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서