[논리회로] 4비트동기식카운터.hwp

등록일 2003.08.13 한글 (hwp) | 7페이지 | 가격 2,000원

소개글

동기형 2진카운터 부터 4비트 동기 카운터까지
실험 결과및 JEDEC 파일은 당근 있습니다.

목차

기본이론
회로도
타이밍도
JEDEC파일
실험결과

본문내용

【기본이론】
카운터는 순차회로들 중에서 가장 간단한 회로라고 할 수 있다. 카운터는 대부분 입력펄스가 가해질 때 앞서 설명한 시퀀스처럼 상태가 변화되는 2개 이상의 Flip Flop으로 구성된다. Flip Flop의 동작은 공통 입력펄스(P)에 의해 동기화 되며 Flip Flop의 상태 변화는 동시에 일어난다. Flip Flop의 상태 변화가 다음 단 Flip Flop으로 트리거 되는 리플 카운터(비동기식)는 논의하지 않기로 한다.
우선 3개의 T Flip Flop을 이용하여 펄스를 계수하는 2진 카운터를 설계해 보자. 모든 Flip Flop은 입력펄스 하강 점에서 순간적으로 상태가 변한다고 가정한다. 그러면 카운터의 상태는 각각의 Flip Flop의 상태로 결정된다. 만일 Flip Flop A가 상태 0, Flip Flop B가 상태 1, Flip FlopC 가 상태 1이면 카운터 상태는 011이 된다. 초기에는 모든 Flip Flop이 0 상태로 세트되어진다. 펄스가 가해질 때 카운터는 001로 변한다. 그 다음에 두 번째 펄스가 들어오면 상태는 010으로 변한다. 따라서 Flip Flop 상태의 순서 ABC = 000, 001, 010, 011, 100, 101, 110, 111, 000, …이 된다.
*원하는 자료를 검색 해 보세요.
  • [정보통신] 4bit 비동기식 카운터 2 페이지
    library ieee; use ieee.std_logic_1164.all; entity count_16_as is port (clk : in std_logic; count_out : out std_log..
  • jk플립플롭 6 페이지
    그림 10-5(b)의 회로도를 살펴보면 NAND 게이트의 출력이 플립플롭들의 비동기식 CLR 단자에 연결되어 있으며, 비동기식 CLR 단자는 active-low 신호에 의해 동작함을 알 수 있다. 따라서 만일 NAND 게이트의..
  • [논리회로] 4비트 동기식 카운터 4 페이지
    카운터는 순차회로들 중에서 가장 간단한 회로라고 할 수 있다. 카운터는 대부분 입력펄스가 가해질 때 앞서 설명한 시퀀스처럼 상태가 변화되는 2개 이상의 플립-플롭으로 구성된다. 플립-플롭의 동작은 공통 입력펄스(P)에 의해 동..
  • [논리회로] 4비트 동기식 카운터 5 페이지
    ◎ 기본이론 카운터는 순차회로들 중에서 가장 간단한 회로라고 할 수 있다. 카운터는 대부분 입력펄스가 가해질 때 앞서 설명한 시퀀스처럼 상태가 변화되는 2개 이상의 Flip Flop으로 구성된다. Flip Flop..
  • 74LS93 4-비트 비동기 10진 카운터 3 페이지
    1. 이론적 배경 74LS93 4-비트 비동기 10진 카운터 10진 카운터는 카운터 중에서 가장 많이 사용되는 것으로서, 10을 모듈러스(Modulus)로 하는 Modulus 10 카운터이다. 10개의 상태를 갖고, 바뀌기..
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서