[전자회로] OpAMP를 이용한 증폭기
- 최초 등록일
- 2003.07.14
- 최종 저작일
- 2003.07
- 4페이지/ 한컴오피스
- 가격 3,000원
목차
스파이스 시뮬레이션을 이용하여 회로 구성후
결과치를 추정하였고, 실제적으로 구현하여 작동함.
1.회로도
2.입력신호
3.출력신호
4.Bandwidth
5.각 단에서 회로해석
6.느낀점
본문내용
4단 음성증폭기를 구성하였다. 첫째, 둘째 ,섯째 단은 Common Emitter 증폭기이고, Transistor Q1, Q2, Q3는 입력된 신호를 증폭해준다. 마지막 넷째 단은 Q4, Q5를 이용하여, 푸쉬풀 증폭기를 구성하였고, 증폭된 신호의 고전력을 안정되게 출력시키기 위함이다. Q4는 양의 값을 Q5는 음의 값을 출력해주고 있다.
커패시터 C1, C3, C7은 Coupling 커패시터로 입력된 신호와 증폭된 신호의 DC값을 차단하기 위함이다. 즉, AC신호는 통과시키고, DC성분운 차단하고 있다.
커패시터 C2, C4는 바이패스 커패시터로 AC신호의 다른 경로를 제공하고, Transistor의 Base와 Emitter 사이의 전압 감소를 방지하여, 증폭기의 이득 감소를 방지하고 있다. 또한 커패시터로 인해 R5, R10에는 AC신호가 걸리지 않게 된다.
R4과 R9의 두 저항은 증폭기를 안정시키고, 부귀환을 제공하고 있다.
다른 저항들은 DC전원에 대한 적절한 전압을 만들어 주고 있다.
참고 자료
없음