고속 임베디드 응용을 위한 메모리 제어 칩
(주)코리아스칼라
- 최초 등록일
- 2016.04.01
- 최종 저작일
- 2010.09
- 6페이지/ 어도비 PDF
- 가격 4,000원
* 본 문서는 배포용으로 복사 및 편집이 불가합니다.
서지정보
ㆍ발행기관 : 한국기계기술학회
ㆍ수록지정보 : 한국기계기술학회지 / 12권 / 3호
ㆍ저자명 : 권승탁, 이계철
목차
Abstract
1. 서론
2. 데이터 획득 시스템의 구조와 동작
2.1 SRAM의 구조
2.2 주소 카운터
2.3 메모리제어기
3. 제안된 시스템 회로설계와 시뮬레이션
3.1 SRAM 셀 회로 시뮬레이션
3.2 센스 앰프 시뮬레이션
3.3 주소카운터 시뮬레이션
3.4 메모리 제어 시스템 시뮬레이션
3.5 레이아웃
4. 결론
참고문헌
영어 초록
The design of a memory control chip is described which is intended for embedded operation in VLSI Chip for 3D image application. It consists of two SRAMs and memory controller. The two memories section and their address counters are being swapped from the storage to the call clock. The systems offers improved accuracy, repeatability, portability, and flexibility not available in current commercial systems. To reduced a chip, 4T(4 transistors) SRAM cells are used instead of the standard SRAM cells 6T (6 transistors) by which the leakage current is drastically reduced and low power is achieved. The layout of the memory chip is realized using Electric layout editor, the DRC and LVS is verified using Electric and post layout simulated with LT SPICE tool of computer.
참고 자료
없음
"한국기계기술학회지"의 다른 논문
더보기 (5/10)