전자회로 설계(오디오증폭기)
- 최초 등록일
- 2015.12.04
- 최종 저작일
- 2013.05
- 16페이지/ 한컴오피스
- 가격 2,000원
목차
1. 설계 작품 이론원리
2. 회로 해석
3. 회로 설계 및 결과
4. 고 찰
본문내용
1. 전력 증폭기 회로 해석
오디오 전력 증폭기 회로 설계를 하기 위해서 3단 증폭기를 회로로 구성한다. (입력단 : 차동단), (중간단 : 공통 이미터 단), (출력단 : 푸시풀 단) 3단 증폭기를 이용하여 적절한 저항과 트랜지스터를 이용하여 회로를 설계한다.
<중 략>
2. 회로 해석
✿ 입력단 ( =차동단)
차동증폭기
➝ (+) 혹은 (-) 입력을 갖는 회로
➝ 전형적 동작에서 반대 위상의 입력은 크게 증폭되지만 동일 위상의 입력은 출력에서 상쇄된다.
➝ 높은 동상신호 제거비를 얻기위해 두 입력 단자에 인가된 전압차를 증폭한다.
➝ 트위스트 페어 선으로 전송되는 신호에 동상 신호 잡음을 제거하고자 할 때 많이 사용된다.
➝ 그라운드를 기준으로 하지 않는 회로의 전위차를 측정할 수 있기 때문에 센서와 같은 계측 회로에 사용된다.
➝ 아날로그 집적회로에서 가장 폭넓게 사용되는 회로 블록이다.
➝ 두 입력 단자에 공통으로 인가되는 전압 - 공통모드 전압 (둔감)
➝ 차이나는 신호를 – 차동신호 (민감)
참고 자료
없음