오디오증폭기 pspice source
- 최초 등록일
- 2015.11.25
- 최종 저작일
- 2014.02
- 25페이지/ 압축파일
- 가격 2,000원
소개글
오디오 증폭기 원리와 회로도 pspice source 및 각 구성원리.
목차
1. 목적
2. 설계작품 개요
3. 설계 원리
4. 전력 증폭기 회로 설계 방법
5. 결론
본문내용
1. 목적
지금 까지의 학습을 토대로 트랜지스터의 특성을 이용한 최종 목표인 오디오 증폭기 설계에 앞서 이론적으로 회로를 설계하고 이를 PSPICE Simulation을 통해 회로 설계의 결과를 확인하고 실제 설계에 쓰일 회로도 구성한다.
2. 설계 작품 개요
오디오 전력 증폭기 구성원리-3단 증폭기
➀입력단 : 차동단 ➁중간단 : 공통 이미터 단 ➂출력단 : 푸시풀 단
<중 략>
➀다음 조건을 만족하는 오디오 증폭기를 설계하라.
✔ 부하 : 스피커 ()
✔ 최대 출력 전력 :
✔ 전압 이득 : =20
➁부품
✔ NPN 소출력 트랜지스터 :2N3903
✔ PNP 소출력 트랜지스터 :2N3906
✔ NPN 중출력 달링톤 트랜지스터 : TIP122
✔ PNP 중출력 달링톤 트랜지스터 : TIP127
➂적절한 전원 접압을 구하고 모든 바이어스 전류를 적절히 선택한 후 설계 방법에 따라 모든 저항값을 구하라
모든 저항은 경제성을 고려하여 일반적으로 구할 수 있는 저항을 사용한다.
(주어진 규격을 근사적으로 만족해도 된다.)
<중 략>
결과확인
위 사진을 보면 입력을 0.1V를 인가하였기 때문에 전압이득이 20이 되기 위해서는 이론적으로는 출력이 2V가 나와야 하는데 전압이득 20에 약간 못 미치는 것을 볼 수 있지만 그래도 큰 차이가 아니기 때문에 적절한 이득이 나왔다고 볼 수 있다.
<중 략>
오디오 전력 증폭기 설계를 위한 회로를 직접 구성하는 것이었다. 위의 설계를 하면서 입력단의 차동증폭기, 중간단의 피드백 작용과 바이어스 회로 설계, 출력단의 푸시풀단을 이전에 강의시간에 배운 내용을 토대로 저항값과 전압이득, 전류, 전압을 직접 구하면서 진행하였고 이번 설계를 하기에 앞서 PSPICE 프로그램이 익숙하지 않았는데 이번 설계를 통해서 PSPICE를 다루는데 익숙해졌다.
참고 자료
없음
압축파일 내 파일목록
pspice source.zip
오디오증폭기 보고서.hwp