[컴퓨터공학기초설계및실험1 예비레포트] 반가산기.전가산기.반감산기.전감산기
- 최초 등록일
- 2015.03.16
- 최종 저작일
- 2013.03
- 6페이지/ MS 워드
- 가격 1,000원
소개글
컴퓨터 공학 기초 설계 및 실험1 예비보고서
실험제목: 반가산기 • 반감산기 (예비) && 전가산기 • 전감산기 (예비)
목차
I. 반가산기(Half Adder)와 반감산기(Half subtracter)
1. 제목 및 목적
2. 원리(배경지식)
3. 참고문헌
II. 전가산기(Full Adder)와 전감산기(Full subtracter)
1. 제목 및 목적
2. 원리(배경지식)
3. 참고문헌
본문내용
1. 제목 및 목적
A. 제목
반가산기(Half Adder)와 반감산기(Half subtracter)
B. 목적
반가산기 및 반감산기의 기본 원리와 동작 특성을 이해한다. 반가산기, 반감산기의 진리표를 작성하고 논리식을 세운 후, 설계를 통해 논리회로를 구성하는 데 목적을 둔다. 설계된 회로의 기능을 측정한다.
2. 원리(배경지식)
조합 논리회로는 입력에 의해 출력이 결정되는 논리회로이며, 여러 개의 기본 논리 게이트를 가지고 조합하여 원하는 연산을 할 수 있게 한 것이다. 가산기(가산회로)는 말 그대로 이진수의 덧셈을 하는 논리 회로이며, 종류로는 반가산기와 전가산기가 있다. 감산기는 가산기와는 반대로 뺄셈을 수행하며, 반감산기와 전감산기가 존재한다.
반가산기란 1비트의 2개의 2진수를 덧셈하기 위하여 사용되는 조합 논리회로이며, 2개의 입력단자와 2개의 출력단자를 가진다. 아래의 표는 2개의 입력신호에 따른 출력신호를 나타낸 것이다. 즉, 덧셈해야 할 2개의 비트(A, B)를 받아서 합(S)과 자리 올림 비트(C)를 생성한다.
참고 자료
반가산기(Half Adder)/http://electroengineering.tistory.com/15
반감산기(Half subtracter)/blog.naver.com/asd7979?Redirect=Log&logNo=30109238557
반가산기/terms.naver.com/entry.nhn?cid=209&docId=824606&mobile&categoryId=209
이원석,정길수/논리회로실험/생능출판사/2010.3.5
전가산기(Full adder)/http://blog.naver.com/asd7979?Redirect=Log&logNo=30108683862
공대인의길::전가산기/http://electroengineering.tistory.com/16
전가산기/terms.naver.com/entry.nhn?cid=391&docId=857275&mobile&categoryId=391
전감산기/http://blog.naver.com/asd7979?Redirect=Log&logNo=30109241972
이원석,정길수/논리회로실험/생능출판사/2010.3.5