[0428예비] 3-14,15 JFET직류특성바이어스
- 최초 등록일
- 2014.05.15
- 최종 저작일
- 2014.05
- 9페이지/ 한컴오피스
- 가격 1,000원
* 본 문서는 한글 2005 이상 버전에서 작성된 문서입니다.
한글 2002 이하 프로그램에서는 열어볼 수 없으니, 한글 뷰어프로그램(한글 2005 이상)을 설치하신 후 확인해주시기 바랍니다.
목차
1. 관련이론
2. Pspice Simulation
3. 참고문헌
본문내용
1. 관련이론
14. JFET의 직류특성
(1)전계 효과 트랜지스터
전계 효과 트랜지스터(field effect tracsistor:FET)의 동작은 다수 반송자가 정공이나 전자 중에서 한 개에 의해서 전류의 흐름이 결정되어 극성이 1개만 존재하는 단극성 트랜지스터라고 한다. 전계 효과 트랜지스터는 게이트에 역전압을 걸어주어 출력인 드레인 전류를 제어하는 전압제어 소자로서, 제조 기술에 따라 접합형 FET(JFET), 금속산화물 반도체 FET(MOS-FET), 금속 반도체 FET(MES-FET)로 나눈다.
<중 략>
2개의 바이어스 전원을 사용한 회로의 이점은 ID가 FET에 의해서보다 회로 내에서 결정되는 점이다. 따라서 JFET를 파라미터값이 다른 JFET로 대치하여도 회로 내의 직류 전압은 약간만 변동한다. 그러므로 자기 바이어스보다 회로의 안정도가 훨씬 좋다. 그래프적으로 ID=2㎃, VGS=-2V의 회로값은 그림 15-4에서와 같이 전달 컨덕턴스 곡선과 5㏀의 역기울기 직선의 교점으로 구해진다. 그러나 VS=2V이고 VSS=-8V이므로 RS양단에는 10V의 전압차이가 발생된다.
참고 자료
Fundamentals of Microelectronics, Behzad Razavi, 한티미디어
전자통신 기초실험, 상학당
전자회로실험, 오세농 외, 교우사