성균관대_기초회로실험_7주차실험 - OP-AMP 증폭실험
- 최초 등록일
- 2014.04.23
- 최종 저작일
- 2012.11
- 15페이지/ 한컴오피스
- 가격 1,500원
목차
1. 실험목적
2. 기초이론
3. 실험 진행 및 결과
본문내용
1. 실험목적
op-amp 회로의 기본 동작 원리를 이론적으로 해석하고, 기본 회로의 동작을 이해한다. 이를 바탕으로 실험 회로를 꾸미고 실험 결과를 통해 이론에서 해석했던 내용을 확인한다.
2. 기초이론
연산증폭기는 고 이득 전압증폭기이다. 연산 증폭기는 두 개의 입력단자와 한 개의 출력단자를 갖는다. 연산증폭기는 두 입력단자 전압간의 차이를 증폭하는 차동증폭기로 되어 있다. 연산증폭기를 사용하여 사칙연산이 가능한 회로 구성을 할 수 있으므로, 연산자의 의미에서 연산증폭기라고 부른다. 연산증폭기를 사용하여서 미분기 및 적분기를 구현할 수 있다. 연산증폭기는 일반적으로 및 의 두 개의 전원이 필요하다. 물론 단이 전원만을 요구하는 연산증폭기 역시 상용화되어 있다. 신호 증폭을 위한 주 증폭기의 종류로는 전압 증폭기와 전류증폭기가 있지만, 여기서는 전압증폭기만을 취급한다.
<중 략>
이번 실험은 OP-AMP 회로의 기본 동작원리를 실제로 회로를 구성하여 확인하는 실습이었다. 반전 증폭기와 비반전 증폭기 실험에서 오실로스코프에 나타난 파형을 보면서 왜 이러한 이름이 붙여졌는지 쉽게 이해할 수 있었다. 반전 증폭기는 입력 파형이 반전되어 출력 파형으로 나타났으며 비반전 증폭기는 입력 파형과 같은 위상의 파형을 출력하였다. 또한 2개 이상의 입력 신호의 크기를 합한 값을 출력하는 가산기와 두 신호 크기의 차를 출력하는 감산기의 원리 또한 이해할 수 있었다. 입력 신호의 크기와 출력 신호의 크기를 이용하여 전압이득을 구하는 방법 또한 실험적으로 확인하였다.
참고 자료
없음