[물리학] 실험 10. Op Amp 연산 회로

등록일 2003.06.06 한글 (hwp) | 9페이지 | 가격 1,500원

목차

1. 결과 및 계산
2. 논의 및 결론
3. 질문

본문내용

2. 논의 및 결론
실험 10은 Op Amp의 연산회로 실험이다.
이 실험의 목적은 Op Amp에 의한 가산회로의 동작원리를 이해하고 실험을 통해 확인하는 것이다. 그리고 Op Amp에 의한 미·적분회로의 동작원리를 또한 이해하며 실험을 통해 확인하는 것이다.
실험 A는 가산회로로써 그림 10-6 과 같이 회로를 구성한다. 이때 오실로스코프로 입력신호 , IC A의 출력신호, IC B의 출력신호 를 오실로스코프로 관찰하여 그림 1에 그린다. 그리고 표 1은 가산동작의 결과로써 를 2KΩ, 4.7kΩ으로 바꾸어 이론치와 실험치를 비교하면 거의 차이가 없다. 즉 1KΩ일 때 ,,,가 각각 1V, 2V, 3V 로 측정되었고 에 의해 이론값은 3이 되었다. 이때 오차는 0%였다. 그리고 2kΩ일 때 약간의 오차가 났을뿐 거의 오차는 없었다.
Op Amp의 입력저항 무한대의 특성으로 인해 - 단자로는 전류가 거의 흐르지 못하므로 본 회로에서 다음이 성립한다." I1 + I2 = If" 또 가상접지의 성립으로 인해 - 단자 역시 접지된 것으로 간주 할 수 있으므로" vs=0 "가 성립된다. 위 두 식과 옴의 법칙으로부터 다음식을 얻게 된다.
*원하는 자료를 검색 해 보세요.
  • [전자회로 실험 예비리포트] 29장 선형 연산 증폭기 회로 6페이지
    1. 원리 -연산증폭기(operational amplifier)는 연산을 위해서 사용할 수 있는 일종의 차동증폭기이다. 저항, 커패시터, 다이오드 등 연산증폭기의 외부회로에 붙은 몇 가지 소자를 바꿈으로써 여러 가지 선형 또..
  • 디지털 시스템 실험 6 3페이지
    학습목표 ·기본 논리 게이트인 AND, OR, NOT 게이트를 알아본다. ·회로를 분석하고 구성한다. - 실험자료 분석 AND게이트에 2개의 입력을 받아 연산 후 나오는 출력을 LED를 통해 확인하는 회로이다.(AND게..
  • 연산 회로 설계 실험-예비보고서 7페이지
    1. 목적 2진수의 음수 표현을 이해하고, 4-bit 덧셈기/뺄셈기의 구성과 동작 원리를 파악하고 verilog 시뮬레이션을 진행한 후에 FPGA Kit에서 동작을 확인한다. 지금가지 학습한 디지털 공학의 기초를 토대로 간..
  • 실험28. 선형 연산증폭기회로 6페이지
    1. 실험목적 - 선형 연산 증폭기회로에서 DC와 AC전압을 측정한다. 2. 이론 ◇반전증폭기 및 비반전증폭기   연산 증폭기의 기본회로는 반전증폭기와 비 반전증폭기이다. 비 반전증폭기에서는 입력전압과 출력전압의 ..
  • 제9장 연산 회로 설계 실험(결과) 8페이지
    ②Waveform Editor [덧셈기의 Waveform Editor] 덧셈기의 Waveform Editor를 살펴보면 0~600ns까지는 덧셈기로써 제대로 실행하는 걸 볼 수 있다.(예로써 100~200ns에 A=5 ..
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      4. 지식포인트 보유 시 지식포인트가 차감되며
         미보유 시 아이디당 1일 3회만 제공됩니다.
      최근 본 자료더보기
      상세우측 배너
      추천도서
      [물리학] 실험 10. Op Amp 연산 회로