[디지털회로] 디지털 실험

등록일 2003.06.03 한글 (hwp) | 8페이지 | 가격 1,000원

소개글

디지털 회로 실험 예비 리포트 입니다.

목차

1. 동기식 계수기의 설계
1. 실험목적
2. 이론적 배경
3. 실험 준비물

2. 시프트 레지스터 및 특수계수기
1. 실험목적
2. 이론적 배경
3. 실험 준비물

본문내용

11. 동기식 계수기의 설계

▶동기식 카운터(synchronous counter)의 설계
▷ JK 플립플롭에 의한 동기식 카운터
▷ JK FF을 이용한 7진 카운터

12. 시프트 레지스터 및 특수계수기
▶ 시프트 레지스터(shift register)
▷ 병렬 로드를 가지는 양방향 시프트 레지스터
▷ 시프트 레지스터의 용도
▶레지스터를 이용한 링 계수기
*원하는 자료를 검색 해 보세요.
  • 비동기카운터 3페이지
    실험목적 - 비동기 카운터의 동작 원리와 구조를 이해한다. - 8진 비동기 카운터를 구성하여 세그먼트 LED에 표시되는지 확인한다. 실험이론 카운터란? 카운터는 Latch나 Flip Flop을 이용하여 입력펄스의 숫자를 계수하는 단순한 회로이다. 그러나 카운터는 펄스의..
  • 디지털회로실험 17장. 동기 카운터 13페이지
    실험이론1. 2. 동기식 2n진 카운터•4진 카운터의 동작과 회로도 4진 상승 카운터의 동작을 고려한 후, 타임 차트에 [Q1], [Q0]를 기입 [Q0]의 [D](D0)에는 [ ]를 기입 (회로도에 의해 [D0]는 [ ]에 접속하고 있기 때문) [D1]..
  • 디지털회로실험 16장. 비동기 카운터 12페이지
    실험이론1. 비동기식 2n진 카운터•2진 카운터의 동작과 회로도 2진 카운터는 [바이너리 카운터(binary counter)]라고도 하며, 클럭이 들어갈 때 마다 플립플롭의 출력이 '0'→'1'→'0'…으로 변함 플립플롭에서는, 클럭이 상승할 때 입력 [..
  • [실험보고서] 10진 카운터 제작 21페이지
    Logic gate논리게이트(Logic gate)는 디지털 언어인 0과 1을 나타내는 데 없어서는 안될 컴퓨터 부품이다. 불대수의 기본연산인 논리합, 논리곱, 논리 부정 등의 연산을 실행하기 위한 회로로서 논리게이트(Logic gate)라고도 한다. 2진 정보를 취급하..
  • 동기식, 비동기식, 시프트 레지스터 카운터의 정의 및 특성 7페이지
    계수기(counter, 카운터)란 클럭펄스를 세어서 수치를 처리하기 위한 논리 회로 (디지털 회로)이다. 계수기가 계수한 이진수나 이진화 십진수가 디코더를 통해서 7 세그먼트 발광 다이오드에 표시되는 숫자로 변환하여 인간이 알아볼 수 있는 정보가 된다. 또한 인코더가 ..
  • [VHDL] 동기식 10진 카운터 5페이지
    1. 제 목동기식 10진 카운터2. 목 적VHDL을 이용하여 동기식 10진 카운터 회로를 구현함으로써 순차회로에 대한 VHDL 설계 방법을 익히고 카운터 회로의 동작을 이해한다.3. 기초지식(회로도)이하생략
  • 아주대 논리회로실험 counter 결과보고서 9페이지
    실험 PPT에서는 2단 2진 카운터라고 설명과 함께 결과를 AND게이트를 이용하여 확인하여야 한다고 적혀있었지만 조교님께서 실험 1번은 4진 카운터이며, AND게이트를 사용하지 않고 그냥 직접 LED를 이용하여 결과를 확인하면 된다고 하셨다. 4진 카운터이기 때문에 A..
더보기
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기