[논리회로] Latch 와 Flip Flop

등록일 2003.05.30 한글 (hwp) | 4페이지 | 가격 600원

목차

[목 적]

[기본이론]
1. Latch 와 Flip Flop의 차이점
2. RS(Reset-Set) Latch와 RS Flip Flop
3.D Latch 와 D F/F
4. JK F/F
5. T F/F

본문내용

[목 적]
1. 2진 기억소자인 Latch 와 Flip Flop 의 차이점과 기능을 이해하고 , 구조와 동 작 원리를 실험 한다.
2. D Latch 와 Flip Flop의 동작특성 SR,JK,T Latch와 Flip Flop 의 동작과 기능 을 이해한다.
[기본이론]
1. Latch 와 Flip Flop의 차이점
Latch와 Flip Flop은 2진 기억소자라는 공통점이 있으나,각각 enable과 clock 신호에 의해 동작한다는 차이점이 있다. 즉 Latch 의 경우 입력신호가 그대로 출력신호가 되기 위해서는 enable 입력에 적절한 신호가 가해져야 한다. Flip Flop의 경우는 입력신호가 그대로 출력신호가 되기 위해서는 clock 입력에 적 절한 edge 전압 (상승 edge 하강 edge)이 가해져야 한다.
일반적으로 pulse 지속시간에서 작동하는 Flip Flop을 Latch라 하고, pulse transition에서 작동하는 Flip Flop을 register라 한다.
*원하는 자료를 검색 해 보세요.
  • 디지털논리회로실험 예비리포트 7. 플립프롭 및 래치 3 페이지
  • 논리회로실험 8주차 결과보고서 5 페이지
    1.D latch의 회로를 구현하기 위해 Quartus Ⅱ를 이용하여 구현하고, Modelsim 값과 DE2-115에서의 동작을 확인한다. D latch는 D(d)라는 하나의 데이터 입력을 가지고 있으며, 출력에 영향을 ..
  • 실험6예비 Latch&FF 5 페이지
    1. 목적 - 여러 종류의 flip-flop을 구성하여 그 동작 특성을 알아본다. - 반도체 memory의 기본적인 동작 원리를 알아본다. - R-S Flip Flop뿐 아니라 T Flip Flop도 구현해본다. ..
  • [5주차] flip flop 17 페이지
    1. Purpose ▶ Latch와 Flip-Flop의 차이점을 알고, VHDL을 이용해 간단한 Flip-Flop을 설계할 줄 안다. ▶ D Flip-Flop의 간단한 작동원리와 구성요소에 대해 학습한..
  • 실험6결과 Latch&FF 7 페이지
    2. 고찰 1) R-S F/F Set에 LOW, Reset에도 LOW의 입력 신호가 인가되었을 때, 출력은 Q=High Q'=High이다. 이는 출력전압이 제대로 결정되지 못하는 불안정한 상태를 나타낸다. 이 경우를 피해서..
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서