[논리회로] Latch 와 Flip Flop

등록일 2003.05.30 한글 (hwp) | 4페이지 | 가격 600원

목차

[목 적]

[기본이론]
1. Latch 와 Flip Flop의 차이점
2. RS(Reset-Set) Latch와 RS Flip Flop
3.D Latch 와 D F/F
4. JK F/F
5. T F/F

본문내용

[목 적]
1. 2진 기억소자인 Latch 와 Flip Flop 의 차이점과 기능을 이해하고 , 구조와 동 작 원리를 실험 한다.
2. D Latch 와 Flip Flop의 동작특성 SR,JK,T Latch와 Flip Flop 의 동작과 기능 을 이해한다.
[기본이론]
1. Latch 와 Flip Flop의 차이점
Latch와 Flip Flop은 2진 기억소자라는 공통점이 있으나,각각 enable과 clock 신호에 의해 동작한다는 차이점이 있다. 즉 Latch 의 경우 입력신호가 그대로 출력신호가 되기 위해서는 enable 입력에 적절한 신호가 가해져야 한다. Flip Flop의 경우는 입력신호가 그대로 출력신호가 되기 위해서는 clock 입력에 적 절한 edge 전압 (상승 edge 하강 edge)이 가해져야 한다.
일반적으로 pulse 지속시간에서 작동하는 Flip Flop을 Latch라 하고, pulse transition에서 작동하는 Flip Flop을 register라 한다.
*원하는 자료를 검색 해 보세요.
  • 아주대 논리회로실험 실험예비5 래치와 플립플롭(Latch & Flip-Flop) 7페이지
    실험 5. 래치와 플립플롭(Latch & Flip-Flop) 예비보고서 ● 이론 (1) Flip-flop(이하 F/F) : 두 가지의 안정 상태를 갖는 소자로서 외부로부터 신호가 인가되기 전까지 계속 현 상태를 유지하고 있으며, 또 외부의 신호 변화가 발생한 이후에도 ..
  • flip flop과 latch 6페이지
    실험7. Flip flop Latch 순차회로( sequential circuit ) - 동기식 순차회로( Synchronous sequential circuit ) flip-flops : 2개의 안정된 출력상태 0과 1을 갖는 회로 - 비동기식 순차회로( Asynch..
  • 아주대 논리회로실험 실험결과5 래치와 플립플롭(Latch & Flip-Flop) 5페이지
    실험 5. 래치와 플립플롭 결과보고서 ● 실험 결과 분석 실험 1. 예비과제 (1)에서 구한 R-S latch를 구성한 후 출력을 측정하라 74HC00을 이용하여 구성한 R-S latch S R Q(t) 0 0 Undefined 0 1 1 1 0 0 1 1 Q(t-1)..
  • [5주차] flip flop 17페이지
    <논리회로설계 실험> Multiflex(Mux) 설계 이 름 : 실 습 조 : 7조 실습날짜 : 1. Purpose ▶ Latch와 Flip-Flop의 차이점을 알고, VHDL을 이용해 간단한 Flip-Flop을 설계할 줄 안다. ▶ D Flip-Flop의 간단한 작..
  • [아주대] 논리회로실험 6장 예비(Latch & Flip-Flop) 10페이지
    Experiment 6 Latch & Flip-Flop OBJECTIVES 실험을 통해 여러 가지의 flip-flop 회로를 구성하고 filp-flop의 동작과 원리를 알아본다. RESUME OF THEORY 이번 실험에서는 래치와 플립플롭에 대해 실험한다. 1) R-..
  • 디지털 시스템 실험 Latch & Flip-Flop 예비보고서 6페이지
    디지털 시스템 설계 및 실험 예비 보고서 작성자: 학번: 실험조: 실험일: 실험제목 Latch & Flip-Flop 실험목표 1. SR Latch를 설계한다. 2. SR Latch를 이용하여 D-Type Positive-Edge-Triggered Flip-Flop을 설..
  • [예비]실험6. Latch & Flip-Flop 5페이지
    6. Latch & Flip-Flop ?실험목적 1. 여러 종류의 flip-flop을 구성하고 특성을 알아한다. ?실험이론 ? R-S Latch - 순서논리회로는 조합 논리회로와 플립플롭을 가지고 구성한 회로이며, 출력 값은 입력 값과 회로 내부 상태에 의해 정해지는..
더보기
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      4. 지식포인트 보유 시 지식포인트가 차감되며
         미보유 시 아이디당 1일 3회만 제공됩니다.
      상세하단 배너
      최근 본 자료더보기
      상세우측 배너
      추천도서
      [논리회로] Latch 와 Flip Flop