[논리회로실험] 감산기 결과보고서

등록일 2003.05.14 한글 (hwp) | 2페이지 | 가격 300원

목차

1.그림 5.5 회로를 구성하고, 출력전압을 표 5.3에 기입하시오.
2.그림 5.6 회로를 구성하고, 출력전압을 표 5.4에 기입하시오.
3.그림 5.7 회로를 구성하고, 출력전압을 표 5.5에 기입하시오.
4.그림 5.8 회로를 구성하고, 출력전압을 표 5.6에 기입하시오.
5.그림 5.9 회로를 구성하고, 출력전압을 표 5.7에 기입하시오.
6.그림 5.10 회로를 구성하고, 출력전압을 표 5.8에 기입하시오.
▷고찰

본문내용

▷고찰
그림 5.9의 회로를 구성하는데 많은 어려움이 있었다.
결국 회로를 구성하지 못했다.

반감산기와 전감산기의 원리에 대해 이해 할 수 있었다.
그림 5.5의 회로가 잘못되어서 피스파이스에서 오류가 나왔다.
*원하는 자료를 검색 해 보세요.
  • 디지털실험 8 결과 실험 8. CMOS-TLL interface 9페이지
    2. <그림 8-5>의 회로를 구성하고 실험 1과 같이 전압을 인가하여 각각의 진리표를 작성하라.실험 2의 회로이다. CMOS NAND소자이다. 소자의 동작 범위를 보기 위한 실험이다.논리대로 동작하는지 보기 위한 실험 00부터 11까지 차례로 입력한 결과이다. 제대로..
  • 결과보고서 (실험 13. CMOS-TTL interface) 6페이지
    ※ 설계 및 고찰이번 설계 및 고찰에서는 5, 6번 실험인 CMOS의 TTL interface에 관해서만 나와있기 때문에 간단한 조사를 해서 이렇게 이론만 적습니다.(1) 실험 결과에서 본 CMOS의 TTL interface의 원리를 설명하라.CMOS의 TTL inte..
  • 디지털 공학 실험 5페이지
    1.그림 8-19회로를 구성하고 표8-6의 진리표를 완성하라.회로도 pspice<<시뮬 레이션 결과>>dstim 1 = U1B : A D0 = U1A:Y D1 = U1B:Ydstim 2 = U1A : B D2 = U1C:Y D3 = U1D:Y<< 진 리 표 >>..
  • 선형 레귤레이터 회로 4페이지
    실험1.SERIES REGULATOR(1)그림 6-6의 회로를 결선하여라.(2)제너다이오드 양단의 전압 Vref를 측정하여라.-Vref = 4.96V (측정값)(3)출력전압 Vout을 계산하여라.-식을 사용하여 계산하면 다음과 같다. ☞시뮬레이션 값 : =6.17V =..
  • [디지털논리회로실습] 기본논리회로 5페이지
    1. 7404 IC 핀 배치도를 참조하여 게이트 6개 중 1개를 선정하여 그림의 NOT 게이트 회로를 구성한다. 7404의 7번 핀은 접지하고, 14번 핀은 +5V 전압을 인가한다. 1번 핀에 입력신호를 넣고 2번 핀에서 출력을 관찰한다. 입력의 상태를 표와 같이 변화..
  • [전자회로실험]실험5결과 선형 레귤레이터입니다 8페이지
    ▣ 실험 목적 linear regulator의 종류인 series regulator와 shunt regulator의 기본 원리와 사용법을 익힌다.(7) 입력전압을 변화시켜가면서 출력전압을 측정하고 변화를 설명하라 옆의 사진은 입력전압을 바꿈에 따른 출력 전..
  • [전자회로실험] ch10 소오스 팔로워와 공통 게이트 증폭기 결과 6페이지
    A) 소오스 팔로워 증폭기는 높은 저항 신호원을 낮은 저항 부하로 연결하는 전압 완충기와 다단 증폭기의 출력단에 응용된다. 거기서 그것의 목적은 증폭기의 낮은 출력 저항을 갖도록 하는 것이다.전류 측정에 문제가 있어서 원활하게 실험이 진행되지 못했다. 전류 측정에 문제..
더보기

이 자료와 함께 구매한 자료

      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서