[논리회로실험] 가산기

등록일 2003.04.25 한글 (hwp) | 4페이지 | 가격 600원

소개글

피스파이스를 이용하여 파형을 넣었습니다.

목차

목적
기본이론

본문내용

[목 적]
1.반가산기와 전가산기의 원리를 이해한다.
2.가산기를 통하여 논리회로의 구성능력을 키운다.
3.가산기를 이용한 가산 연산장치를 이해할 수 있도록 한다.
[기본이론]
- 대부분의 컴퓨터 시스템에서 가·감·승·제산의 산술 연산은 가·감산만 취급하고,자 리이동(shift)의 논리 기능을 통해 승·제산을 처리한다. 따라서 산술 연산과 논 리연산 기능을 수행하는 산술논리 장치의 가산기와 감산기 회로에 대하여 알아 보고자한다.
1.반가산기(Half Adder)
- 반가산기는 1비트의 2진수를 더하는 회로로서 A,B 2개의 2진수 입력값을 가 산하여 출력값인 합 (SUM)과 자리올림 (CARRY OUTPUT)값을 얻는다.즉 , 두 개의 입력(A,B)과 두 개의 출력(S,C0)을 갖는 회로이다.
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서