[회로이론] BCD to 7-세그먼트 디코더

등록일 2003.04.10 한글 (hwp) | 6페이지 | 가격 1,000원

목차

2.code
● If문 사용
● Care문 사용
● Coding 내용 분석

3.wave form & 회로도
● 회로도 구성

4.결과 및 고찰

본문내용

4. 결과 & 검토
지난 시간의 디코더에 이어서 이번시간에는 7-segment Decoder를 실습으로 했다. 여러번 실험을 했는데도 불구하고 엄청난 실수를 저질러서 정말 많은 시간을 고민했다. 가장 큰 실수는 text파일로 코딩을 했을 때다. a의 위치를 실수로 수업시간에 처음 잘못 배운 위치로 코딩을 했다.
모든 결과값을 산출해냈고 마지막으로 graphic파일로 작성을 할 때, 비로소 수업시간에 a의 정확한 위치를 정정했다는 사실이 떠올라서 모든 과정을 다시 할 수 밖에 없었다. if문과 care문으로 작성을 해보는 것도 좋았지만 옛날 카노맵을 그리며 회로를 구성했었던 논리회로의 기억을 더듬어 그래픽 파일로 작성을 할 때는 선 하나하나 그리는 것에 쾌감까지 느꼈다.
*원하는 자료를 검색 해 보세요.
  • 7-세그먼트 디코더 디지털회로실험 예비보고서 5 페이지
    1. 7-세그먼트 디코더 회로 동작 확인 7-세그먼트 디코더 datasheet - 7-세그먼트는 0부터 9까지의 숫자 또는 간단한 문자를 표시하기 위해 7개의 LED로 구성되어 있는 디스플레이 소자이다. 아래..
  • 디지털실험 설계- BCD 7 세그먼트 설계보고서 5 페이지
    이번 실험은 BCD-7 세그먼트 디코더가 실제로 어떻게 표현되는지 TTL 칩들을 이용하여 회로를 직접 짜서 확인하는 시간이었다. 실험 전에 각 진리표를 만들고 이를 통해 카르노맵, 부울대수를 구한 결과와 시뮬 결과가 일치 ..
  • 세븐세그먼트 디코더 4 페이지
    1. 실험목적 7-세그먼트 구동 디코더의 구조 및 동작 개념을 이해하고 실험을 통해 동작을 확인한다. 2. 이론 7-세그먼트는 디스플레이는 자동차 계기판에서 Z-미터에 이르기까지 모든 산업분야에 걸쳐 사용되고 있다...
  • Verilog HDL을 이용한 7-세그먼트디코더와 시프트 레지스터 3 페이지
    1. 실험목적 7-세그먼트와 시프트 레지스터를 HDL을 이용하여 설계해봄으로써, Verilog HDL을 사용한 회로 설계 방법과 Quartus Ⅱ의 사용법을 익힌다. 2. 이론 2.1. 7-세그먼트 디코더 2.1..
  • BCD-7세그먼트 디코더 논리회로 설계보고서 5 페이지
    설계 목표 - 7세그먼트에 표시기라는 소자 및 BCD 코드에 대한 이해 - 이론을 바탕으로 BCD-7세그먼트 논리회로를 구성 배경이론 7세그먼트 표시기라고 하는 소자는 0에서 9까지의 숫자를 표시하기 위해 만들어..
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서