[디지털 회로] RS 래치와 DS래치

등록일 2003.04.03 한글 (hwp) | 15페이지 | 가격 500원

목차

실험 9. RS 래치와 D 래치(RS-Latch and D-Latch)
【1】목적
【2】이론
【3】실험

실험 10. 플립 플롭(Flip-Flop)
【1】목적
【2】이론
【3】실험 결과 DATA 값

본문내용

(1) RS 래치(RS-Latch)
1) NOR 게이트를 사용한 기본적인 RS 래치(Basic RS-Latch Using NOR Gates)
그림9-1 NOR 게이트를 사용한 기본적인 RS 래치

그림과 같이 2개의 입력을 가진 한 쌍의 NOR 게이트로 구성되며 입력단자 R는 Reset, S는 Set의 첫 글자를 딴 것으로, 출력을 각각 Q와 Q+라고 표시한다.
한편, Q=1, Q+=0 일 때를 Set 상태, Q=0, Q+=1 일 때를 Reset 상태라고 정의한다. 이 때 R과 S의 입력에 0 또는 1을 가하면 출력 Q 또는 Q+를 얻게 되는데 NOR 게이트는 OR 게이트에 NOT 게이트를 직결한 것과 같으므로 OR 게이트로 보고 입력 R 또는 S에 1을 가하면 출력이 1이 되고 NOR 게이트는 이와 반대로 1이 되므로 쉽게 출력의 결과를 얻을 수 있다.
R=0, S=1의 입력을 가하면 Q=1, Q+=0으로 Set 상태가 되고 이와 반대로 R=1, S=0 이면 Q=0, Q+=1이 되어 Reset 상태가 된다. 한편, Set 상태의 입력 즉 R=0, S=1에서 R=0, S=0이 되면 바로 전 상태인 Set로 그 상태를 그대로 유지하므로 이를 불변이라 하고, 그 반대인 경우도 마찬가지가 된다. 또 R=1, S=1이면 Q=0, Q+=0 이 되어 플립플롭의 정의에 어긋난다. 즉 플립 플롭이란 Q=1 이면 Q+=0이고,Q=0이면 Q+=1이 되어야 한다. 따라서 Q=Q+=0이거나 Q=Q+=0이거나 Q=Q+=1일 때 부정이라고 정의한다. 이와 같은 동작 상태를 표 9-1 에 나타내고 있는데 이 표를 진리표(truth table) 또는 진리치표(truth value table)라고 한다.
*원하는 자료를 검색 해 보세요.
  • RS LATCH 7페이지
    실험 8에선 RS LATCH에 대해 알아보는 실험이다. RS LATCH는 NOR , NAND 게이트를 이용하여 RS LATCH실험, 그리고 Preset, Clear등과 같은 제어 입력의 개념과 RACE 상태를 알아보았다. Ⅰ. 서론 - RS LATCH는 두 ..
  • [디지털 결과]RS 래치와 D 래치 3페이지
    5. 결 론이번 실험을 통해 순차논리 회로인 RS 래치와 D 래치의 작동원리를 알 수가 있었다. 각각의 출력 값이 현재의 상태 즉 입력값에 어떠한 영향을 끼쳐서 결과로 출력되는지를 알 수 있는 실험이 되었던 것 같다. 그러나 NOR 게이트를 이용한 RS 래치 회로에서..
  • [컴퓨터공학기초설계및실험1 예비레포트] RS 및 D 래치(Latch) / JK,T 및 D 플립플롭(Filp Flop) 7페이지
    1. 제목 및 목적A. 제목RS 및 D 래치(Latch)B. 목적기억소자로서 래치의 기본 개념을 파악하고 이해한다. RS 래치의 원리와 구성 및 동작 특성을 익힌다. D 래치의 원리와 구성 및 동작 특성을 이해하는데 목적을 둔다.2. 원리(배경지식)RS 래치(RS-la..
  • RS래치와 D래치 예비보고서 7페이지
    1.실험목적(1)래치의 기본 개념을 파악한다.(2)RS 래치의 원리와 구성 및 동작 특성을 익힌다.(3)D 래치의 원리와 구성 및 동작 특성을 익힌다.2.실험이론(1)RS 래치(RS-Latch)1)NOR 게이트를 사용한 기본적인 RS 래치(Basic RS-Latch U..
  • [기초회로실험] 실험9. RS 래치와 D래치, 실험10. 플립플롭 11페이지
    2. 제목: 실험9. RS 래치와 D래치 실험10. 플립플롭3. 실험 목적 : 실험9 (1). 래치의 기본 개념을 파악한다.(2). RS 래치의 원리와 구성 및 동작 특성을 익힌다실험10(1). RS 플립 플롭의 기본 개념을 파악하고 RS-Latch와의 차이점을 ..
  • basic electrocis 45장 (디지털 IC 플립플롭) Pspice simulation 2페이지
    basic electrocis 45장 (디지털 IC 플립플롭) Pspice simulationRS 래치D래치에지트리거 D 플립플롭JK 플립플롭
  • 보고서-RS Latch,D Latch 4페이지
    NOR gate(TTL IC 7402)를 사용하여 그림 1과 같이 회로를 꾸민다. 표 1에 따라 각각의 입력에 따른 출력을 살펴본다. 이를 이용하여 그림 4의 timing diagram을 그린다.(기본적인 RS latch의 진리표)빨간 LED : bar{Q} 노란 LE..
더보기
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서