[전자공학] 풀업 저항과 풀다운 저항

등록일 2003.03.25 한글 (hwp) | 9페이지 | 가격 1,000원

소개글

받아보시면 후회안하실 겁니다.

목차

1. 오픈 드레인과 오픈 콜렉터
2. 풀업 & 풀다운 저항
3. 래치

본문내용

■ 오픈 콜렉터와 오픈 드레인 회로
■ 풀업 저항과 풀다운 저항
디지털 회로에서 논리적으로 H레벨 상태를 유지하기 위하여 신호의 입력 또는 출력단자와 전원 단자 사이에 접속하는 저항을 풀업 저항(Pullup resistor)라고 하며, 마찬가지로 논리적으로 L레벨 상태를 유지하기 위하여 신호의 입력 또는 출력다자와 접지 단자 사이에 접속하는 저항을 풀다운 저항(Pulldown resistor)라고 한다.

1. 입력단 회로에서의 풀업/풀다운 저항
(1) 입력 논리값을 H, L로 올바르게 인가하려는 경우
(2) 현재는 입력신호를 사용하지 않으나 나중에 사용할지도 모르는 경우

2. 출력단 회로에서의 풀업/풀다운 저항

(1) 오픈 콜렉터 또는 오픈 드레인 회로의 경우
(2) 출력 전류를 증대시키려는 경우

3. 초기값을 정확하게 부여하기 위한 풀업/풀다운 저항

■ 래치(Latch)
*원하는 자료를 검색 해 보세요.
  • 풀업 저항, 풀 다운 저항 10 페이지
    ●풀업저항 / 풀다운 저항인란 ? - 디지털 회로에서 논리적으로 H레벨 상태를 유지하기 위하여 신호의 입력 또는 출력단자와 +VCC 전원 단자 사이에 접속하는 저항을 풀업 저항(pullup resistor) 이라고 하며, ..
  • 발진회뢰/풀업,풀다운 저항 22 페이지
    ▶풀업저항 / 풀다운 저항이란 ? - 디지털 회로에서 논리적으로 H레벨 상태를 유지하기 위하여 신호의 입력 또는 출력단자와 +VCC 전원 단자 사이에 접속하는 저항을 풀업 저항(pullup resistor) 이라고 하며..
  • 결과보고서 실험 5. 래치와 플립플롭(Latch & Flip-Flop) 3 페이지
    클럭 입력을 가진 R-S F/F 회로 → 클럭 입력을 가진 R-S F/F 실험 결과 클럭값이 `1` 일 때 앞의 R-S Latch 는 동작하였고, 뒤의 Latch 는 동작하지 않았다. 또한, 클럭이 `0`일 때는 반대로 ..
  • [디지털회로실험]RS래치와 D래치(사전) 4 페이지
    2. 이론 래치는 보통 D플립플롭으로 구성된 레지스터를 말한다. 또 시간적으로 변화하는 레지스터 및 카운터, 데이터 신호 버스상의 디지털 정보를 원하는 시각에 판독하여 등록하는 동작 또는 그 회로를 말한다. 래치..
  • [디지털 결과]RS 래치와 D 래치 3 페이지
    5. 결 론 이번 실험을 통해 순차논리 회로인 RS 래치와 D 래치의 작동원리를 알 수가 있었다. 각각의 출력 값이 현재의 상태 즉 입력값에 어떠한 영향을 끼쳐서 결과로 출력되는지를 알 수 있는 실험이 되었던 것 같다. 그..
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서